mirror of
https://github.com/CTCaer/hekate
synced 2024-12-22 11:21:23 +00:00
sdram: Add T210B01 support & new LPDDR4X tables
This commit is contained in:
parent
293c47774d
commit
29dc122dd4
8 changed files with 2865 additions and 60 deletions
|
@ -72,6 +72,7 @@
|
||||||
#define EMC_PDEX2MRR 0xb4
|
#define EMC_PDEX2MRR 0xb4
|
||||||
#define EMC_ODT_WRITE 0xb0
|
#define EMC_ODT_WRITE 0xb0
|
||||||
#define EMC_WEXT 0xb8
|
#define EMC_WEXT 0xb8
|
||||||
|
#define EMC_CTT 0xBC
|
||||||
#define EMC_RFC_SLR 0xc0
|
#define EMC_RFC_SLR 0xc0
|
||||||
#define EMC_MRS_WAIT_CNT2 0xc4
|
#define EMC_MRS_WAIT_CNT2 0xc4
|
||||||
#define EMC_MRS_WAIT_CNT 0xc8
|
#define EMC_MRS_WAIT_CNT 0xc8
|
||||||
|
@ -86,8 +87,13 @@
|
||||||
#define EMC_MRR 0xec
|
#define EMC_MRR 0xec
|
||||||
#define EMC_CMDQ 0xf0
|
#define EMC_CMDQ 0xf0
|
||||||
#define EMC_MC2EMCQ 0xf4
|
#define EMC_MC2EMCQ 0xf4
|
||||||
|
#define EMC_FBIO_TWTM 0xF8
|
||||||
|
#define EMC_FBIO_TRATM 0xFC
|
||||||
|
#define EMC_FBIO_TWATM 0x108
|
||||||
|
#define EMC_FBIO_TR2REF 0x10C
|
||||||
#define EMC_FBIO_SPARE 0x100
|
#define EMC_FBIO_SPARE 0x100
|
||||||
#define EMC_FBIO_CFG5 0x104
|
#define EMC_FBIO_CFG5 0x104
|
||||||
|
#define EMC_FBIO_CFG6 0x114
|
||||||
#define EMC_CFG_RSV 0x120
|
#define EMC_CFG_RSV 0x120
|
||||||
#define EMC_ACPD_CONTROL 0x124
|
#define EMC_ACPD_CONTROL 0x124
|
||||||
#define EMC_MPC 0x128
|
#define EMC_MPC 0x128
|
||||||
|
@ -211,6 +217,7 @@
|
||||||
#define EMC_AUTO_CAL_CONFIG6 0x5cc
|
#define EMC_AUTO_CAL_CONFIG6 0x5cc
|
||||||
#define EMC_AUTO_CAL_CONFIG7 0x574
|
#define EMC_AUTO_CAL_CONFIG7 0x574
|
||||||
#define EMC_AUTO_CAL_CONFIG8 0x2dc
|
#define EMC_AUTO_CAL_CONFIG8 0x2dc
|
||||||
|
#define EMC_AUTO_CAL_CONFIG9 0x42C
|
||||||
#define EMC_AUTO_CAL_VREF_SEL_0 0x2f8
|
#define EMC_AUTO_CAL_VREF_SEL_0 0x2f8
|
||||||
#define EMC_AUTO_CAL_VREF_SEL_1 0x300
|
#define EMC_AUTO_CAL_VREF_SEL_1 0x300
|
||||||
#define EMC_AUTO_CAL_INTERVAL 0x2a8
|
#define EMC_AUTO_CAL_INTERVAL 0x2a8
|
||||||
|
@ -386,6 +393,8 @@
|
||||||
#define EMC_TRAINING_OPT_DQS_IB_VREF_RANK0 0xed4
|
#define EMC_TRAINING_OPT_DQS_IB_VREF_RANK0 0xed4
|
||||||
#define EMC_TRAINING_OPT_DQS_IB_VREF_RANK1 0xed8
|
#define EMC_TRAINING_OPT_DQS_IB_VREF_RANK1 0xed8
|
||||||
#define EMC_TRAINING_DRAMC_TIMING 0xedc
|
#define EMC_TRAINING_DRAMC_TIMING 0xedc
|
||||||
|
#define EMC_PMACRO_DATA_PI_CTRL 0x110
|
||||||
|
#define EMC_PMACRO_CMD_PI_CTRL 0x114
|
||||||
#define EMC_PMACRO_QUSE_DDLL_RANK0_0 0x600
|
#define EMC_PMACRO_QUSE_DDLL_RANK0_0 0x600
|
||||||
#define EMC_PMACRO_QUSE_DDLL_RANK0_1 0x604
|
#define EMC_PMACRO_QUSE_DDLL_RANK0_1 0x604
|
||||||
#define EMC_PMACRO_QUSE_DDLL_RANK0_2 0x608
|
#define EMC_PMACRO_QUSE_DDLL_RANK0_2 0x608
|
||||||
|
@ -650,6 +659,7 @@
|
||||||
#define EMC_PMACRO_CMD_PAD_TX_CTRL 0xc60
|
#define EMC_PMACRO_CMD_PAD_TX_CTRL 0xc60
|
||||||
#define EMC_PMACRO_DATA_PAD_TX_CTRL 0xc64
|
#define EMC_PMACRO_DATA_PAD_TX_CTRL 0xc64
|
||||||
#define EMC_PMACRO_COMMON_PAD_TX_CTRL 0xc68
|
#define EMC_PMACRO_COMMON_PAD_TX_CTRL 0xc68
|
||||||
|
#define EMC_PMACRO_DSR_VTTGEN_CTRL0 0xC6C
|
||||||
#define EMC_PMACRO_BRICK_MAPPING_0 0xc80
|
#define EMC_PMACRO_BRICK_MAPPING_0 0xc80
|
||||||
#define EMC_PMACRO_BRICK_MAPPING_1 0xc84
|
#define EMC_PMACRO_BRICK_MAPPING_1 0xc84
|
||||||
#define EMC_PMACRO_BRICK_MAPPING_2 0xc88
|
#define EMC_PMACRO_BRICK_MAPPING_2 0xc88
|
||||||
|
@ -662,6 +672,24 @@
|
||||||
#define EMC_PMACRO_DATA_BRICK_CTRL_FDPD 0x31c
|
#define EMC_PMACRO_DATA_BRICK_CTRL_FDPD 0x31c
|
||||||
#define EMC_PMACRO_TRAINING_CTRL_0 0xcf8
|
#define EMC_PMACRO_TRAINING_CTRL_0 0xcf8
|
||||||
#define EMC_PMACRO_TRAINING_CTRL_1 0xcfc
|
#define EMC_PMACRO_TRAINING_CTRL_1 0xcfc
|
||||||
|
#define EMC_PMACRO_PERBIT_FGCG_CTRL_0 0xD40
|
||||||
|
#define EMC_PMACRO_PERBIT_FGCG_CTRL_1 0xD44
|
||||||
|
#define EMC_PMACRO_PERBIT_FGCG_CTRL_2 0xD48
|
||||||
|
#define EMC_PMACRO_PERBIT_FGCG_CTRL_3 0xD4C
|
||||||
|
#define EMC_PMACRO_PERBIT_FGCG_CTRL_4 0xD50
|
||||||
|
#define EMC_PMACRO_PERBIT_FGCG_CTRL_5 0xD54
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU_CTRL_0 0xD60
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU_CTRL_1 0xD64
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU_CTRL_2 0xD68
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU_CTRL_3 0xD6C
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU_CTRL_4 0xD70
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU_CTRL_5 0xD74
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU1_CTRL_0 0xD80
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU1_CTRL_1 0xD84
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU1_CTRL_2 0xD88
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU1_CTRL_3 0xD8C
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU1_CTRL_4 0xD90
|
||||||
|
#define EMC_PMACRO_PERBIT_RFU1_CTRL_5 0xD94
|
||||||
#define EMC_PMC_SCRATCH1 0x440
|
#define EMC_PMC_SCRATCH1 0x440
|
||||||
#define EMC_PMC_SCRATCH2 0x444
|
#define EMC_PMC_SCRATCH2 0x444
|
||||||
#define EMC_PMC_SCRATCH3 0x448
|
#define EMC_PMC_SCRATCH3 0x448
|
||||||
|
|
|
@ -461,6 +461,7 @@
|
||||||
#define MC_SECURITY_CARVEOUT2_CLIENT_ACCESS1 0xc6c
|
#define MC_SECURITY_CARVEOUT2_CLIENT_ACCESS1 0xc6c
|
||||||
#define MC_SECURITY_CARVEOUT4_CLIENT_ACCESS0 0xd08
|
#define MC_SECURITY_CARVEOUT4_CLIENT_ACCESS0 0xd08
|
||||||
#define MC_ERR_APB_ASID_UPDATE_STATUS 0x9d0
|
#define MC_ERR_APB_ASID_UPDATE_STATUS 0x9d0
|
||||||
|
#define MC_UNTRANSLATED_REGION_CHECK 0x948
|
||||||
#define MC_DA_CONFIG0 0x9dc
|
#define MC_DA_CONFIG0 0x9dc
|
||||||
|
|
||||||
// MC_SECURITY_CARVEOUTX_CFG0
|
// MC_SECURITY_CARVEOUTX_CFG0
|
||||||
|
|
796
bdk/mem/sdram.c
796
bdk/mem/sdram.c
|
@ -20,12 +20,15 @@
|
||||||
|
|
||||||
#include <mem/mc.h>
|
#include <mem/mc.h>
|
||||||
#include <mem/emc.h>
|
#include <mem/emc.h>
|
||||||
|
#include <mem/sdram.h>
|
||||||
#include <mem/sdram_param_t210.h>
|
#include <mem/sdram_param_t210.h>
|
||||||
|
#include <mem/sdram_param_t210b01.h>
|
||||||
#include <memory_map.h>
|
#include <memory_map.h>
|
||||||
#include <power/max77620.h>
|
#include <power/max77620.h>
|
||||||
#include <power/max7762x.h>
|
#include <power/max7762x.h>
|
||||||
#include <soc/clock.h>
|
#include <soc/clock.h>
|
||||||
#include <soc/fuse.h>
|
#include <soc/fuse.h>
|
||||||
|
#include <soc/hw_init.h>
|
||||||
#include <soc/i2c.h>
|
#include <soc/i2c.h>
|
||||||
#include <soc/pmc.h>
|
#include <soc/pmc.h>
|
||||||
#include <soc/t210.h>
|
#include <soc/t210.h>
|
||||||
|
@ -33,14 +36,25 @@
|
||||||
|
|
||||||
#define CONFIG_SDRAM_KEEP_ALIVE
|
#define CONFIG_SDRAM_KEEP_ALIVE
|
||||||
|
|
||||||
|
//#define CONFIG_SDRAM_COMPRESS_CFG
|
||||||
|
|
||||||
|
typedef struct _sdram_vendor_patch_t
|
||||||
|
{
|
||||||
|
u32 val;
|
||||||
|
u32 addr:10;
|
||||||
|
u32 dramid:22;
|
||||||
|
} sdram_vendor_patch_t;
|
||||||
|
|
||||||
#ifdef CONFIG_SDRAM_COMPRESS_CFG
|
#ifdef CONFIG_SDRAM_COMPRESS_CFG
|
||||||
#include <libs/compr/lz.h>
|
#include <libs/compr/lz.h>
|
||||||
#include "sdram_config_lz.inl"
|
#include "sdram_config_lz.inl"
|
||||||
#else
|
#else
|
||||||
#include "sdram_config.inl"
|
#include "sdram_config.inl"
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
static u32 _get_sdram_id()
|
#include "sdram_config_t210b01.inl"
|
||||||
|
|
||||||
|
static u32 _sdram_get_id()
|
||||||
{
|
{
|
||||||
return ((fuse_read_odm(4) & 0xF8) >> 3);
|
return ((fuse_read_odm(4) & 0xF8) >> 3);
|
||||||
}
|
}
|
||||||
|
@ -104,7 +118,7 @@ emc_mr_data_t sdram_read_mrx(emc_mr_t mrx)
|
||||||
return data;
|
return data;
|
||||||
}
|
}
|
||||||
|
|
||||||
static void _sdram_config(const sdram_params_t *params)
|
static void _sdram_config_t210(const sdram_params_t210_t *params)
|
||||||
{
|
{
|
||||||
// Program DPD3/DPD4 regs (coldboot path).
|
// Program DPD3/DPD4 regs (coldboot path).
|
||||||
// Enable sel_dpd on unused pins.
|
// Enable sel_dpd on unused pins.
|
||||||
|
@ -705,49 +719,738 @@ break_nosleep:
|
||||||
MC(MC_EMEM_CFG_ACCESS_CTRL) = 1;
|
MC(MC_EMEM_CFG_ACCESS_CTRL) = 1;
|
||||||
}
|
}
|
||||||
|
|
||||||
#ifndef CONFIG_SDRAM_COMPRESS_CFG
|
static void _sdram_config_t210b01(const sdram_params_t210b01_t *params)
|
||||||
static void _sdram_patch_model_params(u32 dramid, u32 *params)
|
|
||||||
{
|
{
|
||||||
for (u32 i = 0; i < ARRAY_SIZE(sdram_cfg_vendor_patches); i++)
|
u32 pmc_scratch1 = ~params->emc_pmc_scratch1;
|
||||||
if (sdram_cfg_vendor_patches[i].dramid & DRAM_ID(dramid))
|
u32 pmc_scratch2 = ~params->emc_pmc_scratch2;
|
||||||
params[sdram_cfg_vendor_patches[i].addr] = sdram_cfg_vendor_patches[i].val;
|
|
||||||
|
// Override HW FSM if needed.
|
||||||
|
if (params->clk_rst_pllm_misc20_override_enable)
|
||||||
|
CLOCK(CLK_RST_CONTROLLER_PLLM_MISC2) = params->clk_rst_pllm_misc20_override;
|
||||||
|
|
||||||
|
// Program DPD3/DPD4 regs (coldboot path).
|
||||||
|
// Enable sel_dpd on unused pins.
|
||||||
|
PMC(APBDEV_PMC_WEAK_BIAS) = (pmc_scratch1 & 0x1000) << 19 | (pmc_scratch1 & 0xFFF) << 18 | (pmc_scratch1 & 0x8000) << 15;
|
||||||
|
PMC(APBDEV_PMC_IO_DPD3_REQ) = (pmc_scratch1 & 0x9FFF) + 0x80000000;
|
||||||
|
usleep(params->pmc_io_dpd3_req_wait);
|
||||||
|
|
||||||
|
// Disable e_dpd_vttgen.
|
||||||
|
PMC(APBDEV_PMC_IO_DPD4_REQ) = (pmc_scratch2 & 0x3FFF0000) | 0x80000000;
|
||||||
|
usleep(params->pmc_io_dpd4_req_wait);
|
||||||
|
|
||||||
|
// Disable e_dpd_bg.
|
||||||
|
PMC(APBDEV_PMC_IO_DPD4_REQ) = (pmc_scratch2 & 0x1FFF) | 0x80000000;
|
||||||
|
usleep(1);
|
||||||
|
|
||||||
|
// Program CMD mapping. Required before brick mapping, else
|
||||||
|
// we can't guarantee CK will be differential at all times.
|
||||||
|
EMC(EMC_FBIO_CFG7) = params->emc_fbio_cfg7;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD0_0) = params->emc_cmd_mapping_cmd0_0;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD0_1) = params->emc_cmd_mapping_cmd0_1;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD0_2) = params->emc_cmd_mapping_cmd0_2;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD1_0) = params->emc_cmd_mapping_cmd1_0;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD1_1) = params->emc_cmd_mapping_cmd1_1;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD1_2) = params->emc_cmd_mapping_cmd1_2;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD2_0) = params->emc_cmd_mapping_cmd2_0;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD2_1) = params->emc_cmd_mapping_cmd2_1;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD2_2) = params->emc_cmd_mapping_cmd2_2;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD3_0) = params->emc_cmd_mapping_cmd3_0;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD3_1) = params->emc_cmd_mapping_cmd3_1;
|
||||||
|
EMC(EMC_CMD_MAPPING_CMD3_2) = params->emc_cmd_mapping_cmd3_2;
|
||||||
|
EMC(EMC_CMD_MAPPING_BYTE) = params->emc_cmd_mapping_byte;
|
||||||
|
|
||||||
|
// Program brick mapping.
|
||||||
|
EMC(EMC_PMACRO_BRICK_MAPPING_0) = params->emc_pmacro_brick_mapping0;
|
||||||
|
EMC(EMC_PMACRO_BRICK_MAPPING_1) = params->emc_pmacro_brick_mapping1;
|
||||||
|
EMC(EMC_PMACRO_BRICK_MAPPING_2) = params->emc_pmacro_brick_mapping2;
|
||||||
|
|
||||||
|
// Set pad macros.
|
||||||
|
EMC(EMC_PMACRO_VTTGEN_CTRL_0) = params->emc_pmacro_vttgen_ctrl0;
|
||||||
|
EMC(EMC_PMACRO_VTTGEN_CTRL_1) = params->emc_pmacro_vttgen_ctrl1;
|
||||||
|
EMC(EMC_PMACRO_VTTGEN_CTRL_2) = params->emc_pmacro_vttgen_ctrl2;
|
||||||
|
|
||||||
|
// Set pad macros bias.
|
||||||
|
EMC(EMC_PMACRO_BG_BIAS_CTRL_0) = params->emc_pmacro_bg_bias_ctrl0;
|
||||||
|
|
||||||
|
// Patch 1 to 3 using BCT spare secure variables.
|
||||||
|
if (params->emc_bct_spare_secure0)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure0 = params->emc_bct_spare_secure1;
|
||||||
|
if (params->emc_bct_spare_secure2)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure2 = params->emc_bct_spare_secure3;
|
||||||
|
if (params->emc_bct_spare_secure4)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure4 = params->emc_bct_spare_secure5;
|
||||||
|
|
||||||
|
EMC(EMC_TIMING_CONTROL) = 1; // Trigger timing update so above writes take place.
|
||||||
|
usleep(params->pmc_vddp_sel_wait + 2); // Ensure the regulators settle.
|
||||||
|
|
||||||
|
// Set clock sources.
|
||||||
|
CLOCK(CLK_RST_CONTROLLER_CLK_SOURCE_EMC) = params->emc_clock_source;
|
||||||
|
CLOCK(CLK_RST_CONTROLLER_CLK_SOURCE_EMC_DLL) = params->emc_clock_source_dll;
|
||||||
|
|
||||||
|
// Select EMC write mux.
|
||||||
|
EMC(EMC_DBG) = (params->emc_dbg_write_mux << 1) | params->emc_dbg;
|
||||||
|
|
||||||
|
// Patch 2 using BCT spare variables.
|
||||||
|
if (params->emc_bct_spare2)
|
||||||
|
*(vu32 *)params->emc_bct_spare2 = params->emc_bct_spare3;
|
||||||
|
|
||||||
|
// This is required to do any reads from the pad macros.
|
||||||
|
EMC(EMC_CONFIG_SAMPLE_DELAY) = params->emc_config_sample_delay;
|
||||||
|
|
||||||
|
EMC(EMC_FBIO_CFG8) = params->emc_fbio_cfg8;
|
||||||
|
|
||||||
|
// Set swizzle for Rank 0.
|
||||||
|
EMC(EMC_SWIZZLE_RANK0_BYTE0) = params->emc_swizzle_rank0_byte0;
|
||||||
|
EMC(EMC_SWIZZLE_RANK0_BYTE1) = params->emc_swizzle_rank0_byte1;
|
||||||
|
EMC(EMC_SWIZZLE_RANK0_BYTE2) = params->emc_swizzle_rank0_byte2;
|
||||||
|
EMC(EMC_SWIZZLE_RANK0_BYTE3) = params->emc_swizzle_rank0_byte3;
|
||||||
|
// Set swizzle for Rank 1.
|
||||||
|
EMC(EMC_SWIZZLE_RANK1_BYTE0) = params->emc_swizzle_rank1_byte0;
|
||||||
|
EMC(EMC_SWIZZLE_RANK1_BYTE1) = params->emc_swizzle_rank1_byte1;
|
||||||
|
EMC(EMC_SWIZZLE_RANK1_BYTE2) = params->emc_swizzle_rank1_byte2;
|
||||||
|
EMC(EMC_SWIZZLE_RANK1_BYTE3) = params->emc_swizzle_rank1_byte3;
|
||||||
|
|
||||||
|
// Patch 3 using BCT spare variables.
|
||||||
|
if (params->emc_bct_spare6)
|
||||||
|
*(vu32 *)params->emc_bct_spare6 = params->emc_bct_spare7;
|
||||||
|
|
||||||
|
// Set pad controls.
|
||||||
|
EMC(EMC_XM2COMPPADCTRL) = params->emc_xm2_comp_pad_ctrl;
|
||||||
|
EMC(EMC_XM2COMPPADCTRL2) = params->emc_xm2_comp_pad_ctrl2;
|
||||||
|
EMC(EMC_XM2COMPPADCTRL3) = params->emc_xm2_comp_pad_ctrl3;
|
||||||
|
|
||||||
|
// Program Autocal controls with shadowed register fields.
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG2) = params->emc_auto_cal_config2;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG3) = params->emc_auto_cal_config3;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG4) = params->emc_auto_cal_config4;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG5) = params->emc_auto_cal_config5;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG6) = params->emc_auto_cal_config6;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG7) = params->emc_auto_cal_config7;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG8) = params->emc_auto_cal_config8;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_RX_TERM) = params->emc_pmacro_rx_term;
|
||||||
|
EMC(EMC_PMACRO_DQ_TX_DRV) = params->emc_pmacro_dq_tx_drive;
|
||||||
|
EMC(EMC_PMACRO_CA_TX_DRV) = params->emc_pmacro_ca_tx_drive;
|
||||||
|
EMC(EMC_PMACRO_CMD_TX_DRV) = params->emc_pmacro_cmd_tx_drive;
|
||||||
|
EMC(EMC_PMACRO_AUTOCAL_CFG_COMMON) = params->emc_pmacro_auto_cal_common;
|
||||||
|
EMC(EMC_AUTO_CAL_CHANNEL) = params->emc_auto_cal_channel;
|
||||||
|
EMC(EMC_PMACRO_ZCTRL) = params->emc_pmacro_zcrtl;
|
||||||
|
|
||||||
|
EMC(EMC_DLL_CFG_0) = params->emc_dll_cfg0;
|
||||||
|
EMC(EMC_DLL_CFG_1) = params->emc_dll_cfg1;
|
||||||
|
EMC(EMC_CFG_DIG_DLL_1) = params->emc_cfg_dig_dll_1;
|
||||||
|
|
||||||
|
EMC(EMC_DATA_BRLSHFT_0) = params->emc_data_brlshft0;
|
||||||
|
EMC(EMC_DATA_BRLSHFT_1) = params->emc_data_brlshft1;
|
||||||
|
EMC(EMC_DQS_BRLSHFT_0) = params->emc_dqs_brlshft0;
|
||||||
|
EMC(EMC_DQS_BRLSHFT_1) = params->emc_dqs_brlshft1;
|
||||||
|
EMC(EMC_CMD_BRLSHFT_0) = params->emc_cmd_brlshft0;
|
||||||
|
EMC(EMC_CMD_BRLSHFT_1) = params->emc_cmd_brlshft1;
|
||||||
|
EMC(EMC_CMD_BRLSHFT_2) = params->emc_cmd_brlshft2;
|
||||||
|
EMC(EMC_CMD_BRLSHFT_3) = params->emc_cmd_brlshft3;
|
||||||
|
EMC(EMC_QUSE_BRLSHFT_0) = params->emc_quse_brlshft0;
|
||||||
|
EMC(EMC_QUSE_BRLSHFT_1) = params->emc_quse_brlshft1;
|
||||||
|
EMC(EMC_QUSE_BRLSHFT_2) = params->emc_quse_brlshft2;
|
||||||
|
EMC(EMC_QUSE_BRLSHFT_3) = params->emc_quse_brlshft3;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_BRICK_CTRL_RFU1) = params->emc_pmacro_brick_ctrl_rfu1;
|
||||||
|
EMC(EMC_PMACRO_PAD_CFG_CTRL) = params->emc_pmacro_pad_cfg_ctrl;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_CMD_BRICK_CTRL_FDPD) = params->emc_pmacro_cmd_brick_ctrl_fdpd;
|
||||||
|
EMC(EMC_PMACRO_BRICK_CTRL_RFU2) = params->emc_pmacro_brick_ctrl_rfu2;
|
||||||
|
EMC(EMC_PMACRO_DATA_BRICK_CTRL_FDPD) = params->emc_pmacro_data_brick_ctrl_fdpd;
|
||||||
|
EMC(EMC_PMACRO_DATA_PAD_RX_CTRL) = params->emc_pmacro_data_pad_rx_ctrl;
|
||||||
|
EMC(EMC_PMACRO_CMD_PAD_RX_CTRL) = params->emc_pmacro_cmd_pad_rx_ctrl;
|
||||||
|
EMC(EMC_PMACRO_DATA_PAD_TX_CTRL) = params->emc_pmacro_data_pad_tx_ctrl;
|
||||||
|
EMC(EMC_PMACRO_DATA_RX_TERM_MODE) = params->emc_pmacro_data_rx_term_mode;
|
||||||
|
EMC(EMC_PMACRO_CMD_RX_TERM_MODE) = params->emc_pmacro_cmd_rx_term_mode;
|
||||||
|
EMC(EMC_PMACRO_CMD_PAD_TX_CTRL) = params->emc_pmacro_cmd_pad_tx_ctrl & 0xEFFFFFFF;
|
||||||
|
|
||||||
|
EMC(EMC_CFG_3) = params->emc_cfg3;
|
||||||
|
EMC(EMC_PMACRO_TX_PWRD_0) = params->emc_pmacro_tx_pwrd0;
|
||||||
|
EMC(EMC_PMACRO_TX_PWRD_1) = params->emc_pmacro_tx_pwrd1;
|
||||||
|
EMC(EMC_PMACRO_TX_PWRD_2) = params->emc_pmacro_tx_pwrd2;
|
||||||
|
EMC(EMC_PMACRO_TX_PWRD_3) = params->emc_pmacro_tx_pwrd3;
|
||||||
|
EMC(EMC_PMACRO_TX_PWRD_4) = params->emc_pmacro_tx_pwrd4;
|
||||||
|
EMC(EMC_PMACRO_TX_PWRD_5) = params->emc_pmacro_tx_pwrd5;
|
||||||
|
EMC(EMC_PMACRO_TX_SEL_CLK_SRC_0) = params->emc_pmacro_tx_sel_clk_src0;
|
||||||
|
EMC(EMC_PMACRO_TX_SEL_CLK_SRC_1) = params->emc_pmacro_tx_sel_clk_src1;
|
||||||
|
EMC(EMC_PMACRO_TX_SEL_CLK_SRC_2) = params->emc_pmacro_tx_sel_clk_src2;
|
||||||
|
EMC(EMC_PMACRO_TX_SEL_CLK_SRC_3) = params->emc_pmacro_tx_sel_clk_src3;
|
||||||
|
EMC(EMC_PMACRO_TX_SEL_CLK_SRC_4) = params->emc_pmacro_tx_sel_clk_src4;
|
||||||
|
EMC(EMC_PMACRO_TX_SEL_CLK_SRC_5) = params->emc_pmacro_tx_sel_clk_src5;
|
||||||
|
|
||||||
|
// Program per bit pad macros.
|
||||||
|
EMC(EMC_PMACRO_PERBIT_FGCG_CTRL_0) = params->emc_pmacro_perbit_fgcg_ctrl0;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_FGCG_CTRL_1) = params->emc_pmacro_perbit_fgcg_ctrl1;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_FGCG_CTRL_2) = params->emc_pmacro_perbit_fgcg_ctrl2;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_FGCG_CTRL_3) = params->emc_pmacro_perbit_fgcg_ctrl3;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_FGCG_CTRL_4) = params->emc_pmacro_perbit_fgcg_ctrl4;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_FGCG_CTRL_5) = params->emc_pmacro_perbit_fgcg_ctrl5;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU_CTRL_0) = params->emc_pmacro_perbit_rfu_ctrl0;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU_CTRL_1) = params->emc_pmacro_perbit_rfu_ctrl1;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU_CTRL_2) = params->emc_pmacro_perbit_rfu_ctrl2;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU_CTRL_3) = params->emc_pmacro_perbit_rfu_ctrl3;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU_CTRL_4) = params->emc_pmacro_perbit_rfu_ctrl4;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU_CTRL_5) = params->emc_pmacro_perbit_rfu_ctrl5;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU1_CTRL_0) = params->emc_pmacro_perbit_rfu1_ctrl0;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU1_CTRL_1) = params->emc_pmacro_perbit_rfu1_ctrl1;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU1_CTRL_2) = params->emc_pmacro_perbit_rfu1_ctrl2;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU1_CTRL_3) = params->emc_pmacro_perbit_rfu1_ctrl3;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU1_CTRL_4) = params->emc_pmacro_perbit_rfu1_ctrl4;
|
||||||
|
EMC(EMC_PMACRO_PERBIT_RFU1_CTRL_5) = params->emc_pmacro_perbit_rfu1_ctrl5;
|
||||||
|
EMC(EMC_PMACRO_DATA_PI_CTRL) = params->emc_pmacro_data_pi_ctrl;
|
||||||
|
EMC(EMC_PMACRO_CMD_PI_CTRL) = params->emc_pmacro_cmd_pi_ctrl;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_DDLL_BYPASS) = params->emc_pmacro_ddll_bypass;
|
||||||
|
EMC(EMC_PMACRO_DDLL_PWRD_0) = params->emc_pmacro_ddll_pwrd0;
|
||||||
|
EMC(EMC_PMACRO_DDLL_PWRD_1) = params->emc_pmacro_ddll_pwrd1;
|
||||||
|
EMC(EMC_PMACRO_DDLL_PWRD_2) = params->emc_pmacro_ddll_pwrd2;
|
||||||
|
EMC(EMC_PMACRO_CMD_CTRL_0) = params->emc_pmacro_cmd_ctrl0;
|
||||||
|
EMC(EMC_PMACRO_CMD_CTRL_1) = params->emc_pmacro_cmd_ctrl1;
|
||||||
|
EMC(EMC_PMACRO_CMD_CTRL_2) = params->emc_pmacro_cmd_ctrl2;
|
||||||
|
EMC(EMC_PMACRO_IB_VREF_DQ_0) = params->emc_pmacro_ib_vref_dq_0;
|
||||||
|
EMC(EMC_PMACRO_IB_VREF_DQ_1) = params->emc_pmacro_ib_vref_dq_1;
|
||||||
|
EMC(EMC_PMACRO_IB_VREF_DQS_0) = params->emc_pmacro_ib_vref_dqs_0;
|
||||||
|
EMC(EMC_PMACRO_IB_VREF_DQS_1) = params->emc_pmacro_ib_vref_dqs_1;
|
||||||
|
EMC(EMC_PMACRO_IB_RXRT) = params->emc_pmacro_ib_rxrt;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK0_0) = params->emc_pmacro_quse_ddll_rank0_0;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK0_1) = params->emc_pmacro_quse_ddll_rank0_1;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK0_2) = params->emc_pmacro_quse_ddll_rank0_2;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK0_3) = params->emc_pmacro_quse_ddll_rank0_3;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK0_4) = params->emc_pmacro_quse_ddll_rank0_4;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK0_5) = params->emc_pmacro_quse_ddll_rank0_5;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK1_0) = params->emc_pmacro_quse_ddll_rank1_0;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK1_1) = params->emc_pmacro_quse_ddll_rank1_1;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK1_2) = params->emc_pmacro_quse_ddll_rank1_2;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK1_3) = params->emc_pmacro_quse_ddll_rank1_3;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK1_4) = params->emc_pmacro_quse_ddll_rank1_4;
|
||||||
|
EMC(EMC_PMACRO_QUSE_DDLL_RANK1_5) = params->emc_pmacro_quse_ddll_rank1_5;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK0_0) = params->emc_pmacro_ob_ddll_long_dq_rank0_0;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK0_1) = params->emc_pmacro_ob_ddll_long_dq_rank0_1;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK0_2) = params->emc_pmacro_ob_ddll_long_dq_rank0_2;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK0_3) = params->emc_pmacro_ob_ddll_long_dq_rank0_3;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK0_4) = params->emc_pmacro_ob_ddll_long_dq_rank0_4;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK0_5) = params->emc_pmacro_ob_ddll_long_dq_rank0_5;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK1_0) = params->emc_pmacro_ob_ddll_long_dq_rank1_0;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK1_1) = params->emc_pmacro_ob_ddll_long_dq_rank1_1;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK1_2) = params->emc_pmacro_ob_ddll_long_dq_rank1_2;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK1_3) = params->emc_pmacro_ob_ddll_long_dq_rank1_3;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK1_4) = params->emc_pmacro_ob_ddll_long_dq_rank1_4;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQ_RANK1_5) = params->emc_pmacro_ob_ddll_long_dq_rank1_5;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK0_0) = params->emc_pmacro_ob_ddll_long_dqs_rank0_0;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK0_1) = params->emc_pmacro_ob_ddll_long_dqs_rank0_1;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK0_2) = params->emc_pmacro_ob_ddll_long_dqs_rank0_2;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK0_3) = params->emc_pmacro_ob_ddll_long_dqs_rank0_3;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK0_4) = params->emc_pmacro_ob_ddll_long_dqs_rank0_4;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK0_5) = params->emc_pmacro_ob_ddll_long_dqs_rank0_5;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK1_0) = params->emc_pmacro_ob_ddll_long_dqs_rank1_0;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK1_1) = params->emc_pmacro_ob_ddll_long_dqs_rank1_1;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK1_2) = params->emc_pmacro_ob_ddll_long_dqs_rank1_2;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK1_3) = params->emc_pmacro_ob_ddll_long_dqs_rank1_3;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK1_4) = params->emc_pmacro_ob_ddll_long_dqs_rank1_4;
|
||||||
|
EMC(EMC_PMACRO_OB_DDLL_LONG_DQS_RANK1_5) = params->emc_pmacro_ob_ddll_long_dqs_rank1_5;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK0_0) = params->emc_pmacro_ib_ddll_long_dqs_rank0_0;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK0_1) = params->emc_pmacro_ib_ddll_long_dqs_rank0_1;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK0_2) = params->emc_pmacro_ib_ddll_long_dqs_rank0_2;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK0_3) = params->emc_pmacro_ib_ddll_long_dqs_rank0_3;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK1_0) = params->emc_pmacro_ib_ddll_long_dqs_rank1_0;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK1_1) = params->emc_pmacro_ib_ddll_long_dqs_rank1_1;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK1_2) = params->emc_pmacro_ib_ddll_long_dqs_rank1_2;
|
||||||
|
EMC(EMC_PMACRO_IB_DDLL_LONG_DQS_RANK1_3) = params->emc_pmacro_ib_ddll_long_dqs_rank1_3;
|
||||||
|
|
||||||
|
EMC(EMC_PMACRO_DDLL_LONG_CMD_0) = params->emc_pmacro_ddll_long_cmd_0;
|
||||||
|
EMC(EMC_PMACRO_DDLL_LONG_CMD_1) = params->emc_pmacro_ddll_long_cmd_1;
|
||||||
|
EMC(EMC_PMACRO_DDLL_LONG_CMD_2) = params->emc_pmacro_ddll_long_cmd_2;
|
||||||
|
EMC(EMC_PMACRO_DDLL_LONG_CMD_3) = params->emc_pmacro_ddll_long_cmd_3;
|
||||||
|
EMC(EMC_PMACRO_DDLL_LONG_CMD_4) = params->emc_pmacro_ddll_long_cmd_4;
|
||||||
|
EMC(EMC_PMACRO_DDLL_SHORT_CMD_0) = params->emc_pmacro_ddll_short_cmd_0;
|
||||||
|
EMC(EMC_PMACRO_DDLL_SHORT_CMD_1) = params->emc_pmacro_ddll_short_cmd_1;
|
||||||
|
EMC(EMC_PMACRO_DDLL_SHORT_CMD_2) = params->emc_pmacro_ddll_short_cmd_2;
|
||||||
|
|
||||||
|
// Set DLL periodic offset.
|
||||||
|
EMC(EMC_PMACRO_DDLL_PERIODIC_OFFSET) = params->emc_pmacro_ddll_periodic_offset;
|
||||||
|
|
||||||
|
// Patch 4 using BCT spare variables.
|
||||||
|
if (params->emc_bct_spare4)
|
||||||
|
*(vu32 *)params->emc_bct_spare4 = params->emc_bct_spare5;
|
||||||
|
|
||||||
|
// Patch 4 to 6 using BCT spare secure variables.
|
||||||
|
if (params->emc_bct_spare_secure6)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure6 = params->emc_bct_spare_secure7;
|
||||||
|
if (params->emc_bct_spare_secure8)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure8 = params->emc_bct_spare_secure9;
|
||||||
|
if (params->emc_bct_spare_secure10)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure10 = params->emc_bct_spare_secure11;
|
||||||
|
|
||||||
|
EMC(EMC_TIMING_CONTROL) = 1; // Trigger timing update so above writes take place.
|
||||||
|
|
||||||
|
// Initialize MC VPR settings.
|
||||||
|
MC(MC_VIDEO_PROTECT_BOM) = params->mc_video_protect_bom;
|
||||||
|
MC(MC_VIDEO_PROTECT_BOM_ADR_HI) = params->mc_video_protect_bom_adr_hi;
|
||||||
|
MC(MC_VIDEO_PROTECT_SIZE_MB) = params->mc_video_protect_size_mb;
|
||||||
|
MC(MC_VIDEO_PROTECT_VPR_OVERRIDE) = params->mc_video_protect_vpr_override;
|
||||||
|
MC(MC_VIDEO_PROTECT_VPR_OVERRIDE1) = params->mc_video_protect_vpr_override1;
|
||||||
|
MC(MC_VIDEO_PROTECT_GPU_OVERRIDE_0) = params->mc_video_protect_gpu_override0;
|
||||||
|
MC(MC_VIDEO_PROTECT_GPU_OVERRIDE_1) = params->mc_video_protect_gpu_override1;
|
||||||
|
|
||||||
|
// Program SDRAM geometry parameters.
|
||||||
|
MC(MC_EMEM_ADR_CFG) = params->mc_emem_adr_cfg;
|
||||||
|
MC(MC_EMEM_ADR_CFG_DEV0) = params->mc_emem_adr_cfg_dev0;
|
||||||
|
MC(MC_EMEM_ADR_CFG_DEV1) = params->mc_emem_adr_cfg_dev1;
|
||||||
|
MC(MC_EMEM_ADR_CFG_CHANNEL_MASK) = params->mc_emem_adr_cfg_channel_mask;
|
||||||
|
|
||||||
|
// Program bank swizzling.
|
||||||
|
MC(MC_EMEM_ADR_CFG_BANK_MASK_0) = params->mc_emem_adr_cfg_bank_mask0;
|
||||||
|
MC(MC_EMEM_ADR_CFG_BANK_MASK_1) = params->mc_emem_adr_cfg_bank_mask1;
|
||||||
|
MC(MC_EMEM_ADR_CFG_BANK_MASK_2) = params->mc_emem_adr_cfg_bank_mask2;
|
||||||
|
|
||||||
|
// Program external memory aperture (base and size).
|
||||||
|
MC(MC_EMEM_CFG) = params->mc_emem_cfg;
|
||||||
|
|
||||||
|
// Program SEC carveout (base and size).
|
||||||
|
MC(MC_SEC_CARVEOUT_BOM) = params->mc_sec_carveout_bom;
|
||||||
|
MC(MC_SEC_CARVEOUT_ADR_HI) = params->mc_sec_carveout_adr_hi;
|
||||||
|
MC(MC_SEC_CARVEOUT_SIZE_MB) = params->mc_sec_carveout_size_mb;
|
||||||
|
|
||||||
|
// Program MTS carveout (base and size).
|
||||||
|
MC(MC_MTS_CARVEOUT_BOM) = params->mc_mts_carveout_bom;
|
||||||
|
MC(MC_MTS_CARVEOUT_ADR_HI) = params->mc_mts_carveout_adr_hi;
|
||||||
|
MC(MC_MTS_CARVEOUT_SIZE_MB) = params->mc_mts_carveout_size_mb;
|
||||||
|
|
||||||
|
// Program the memory arbiter.
|
||||||
|
MC(MC_EMEM_ARB_CFG) = params->mc_emem_arb_cfg;
|
||||||
|
MC(MC_EMEM_ARB_OUTSTANDING_REQ) = params->mc_emem_arb_outstanding_req;
|
||||||
|
MC(MC_EMEM_ARB_REFPB_HP_CTRL) = params->emc_emem_arb_refpb_hp_ctrl;
|
||||||
|
MC(MC_EMEM_ARB_REFPB_BANK_CTRL) = params->emc_emem_arb_refpb_bank_ctrl;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RCD) = params->mc_emem_arb_timing_rcd;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RP) = params->mc_emem_arb_timing_rp;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RC) = params->mc_emem_arb_timing_rc;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RAS) = params->mc_emem_arb_timing_ras;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_FAW) = params->mc_emem_arb_timing_faw;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RRD) = params->mc_emem_arb_timing_rrd;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RAP2PRE) = params->mc_emem_arb_timing_rap2pre;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_WAP2PRE) = params->mc_emem_arb_timing_wap2pre;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_R2R) = params->mc_emem_arb_timing_r2r;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_W2W) = params->mc_emem_arb_timing_w2w;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_CCDMW) = params->mc_emem_arb_timing_ccdmw;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_R2W) = params->mc_emem_arb_timing_r2w;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_W2R) = params->mc_emem_arb_timing_w2r;
|
||||||
|
MC(MC_EMEM_ARB_TIMING_RFCPB) = params->mc_emem_arb_timing_rfcpb;
|
||||||
|
MC(MC_EMEM_ARB_DA_TURNS) = params->mc_emem_arb_da_turns;
|
||||||
|
MC(MC_EMEM_ARB_DA_COVERS) = params->mc_emem_arb_da_covers;
|
||||||
|
MC(MC_EMEM_ARB_MISC0) = params->mc_emem_arb_misc0;
|
||||||
|
MC(MC_EMEM_ARB_MISC1) = params->mc_emem_arb_misc1;
|
||||||
|
MC(MC_EMEM_ARB_MISC2) = params->mc_emem_arb_misc2;
|
||||||
|
MC(MC_EMEM_ARB_RING1_THROTTLE) = params->mc_emem_arb_ring1_throttle;
|
||||||
|
MC(MC_EMEM_ARB_OVERRIDE) = params->mc_emem_arb_override;
|
||||||
|
MC(MC_EMEM_ARB_OVERRIDE_1) = params->mc_emem_arb_override1;
|
||||||
|
MC(MC_EMEM_ARB_RSV) = params->mc_emem_arb_rsv;
|
||||||
|
MC(MC_DA_CONFIG0) = params->mc_da_cfg0;
|
||||||
|
|
||||||
|
MC(MC_TIMING_CONTROL) = 1; // Trigger MC timing update.
|
||||||
|
|
||||||
|
// Program second-level clock enable overrides.
|
||||||
|
MC(MC_CLKEN_OVERRIDE) = params->mc_clken_override;
|
||||||
|
|
||||||
|
// Program statistics gathering.
|
||||||
|
MC(MC_STAT_CONTROL) = params->mc_stat_control;
|
||||||
|
|
||||||
|
// Program SDRAM geometry parameters.
|
||||||
|
EMC(EMC_ADR_CFG) = params->emc_adr_cfg;
|
||||||
|
|
||||||
|
// Program second-level clock enable overrides.
|
||||||
|
EMC(EMC_CLKEN_OVERRIDE) = params->emc_clken_override;
|
||||||
|
|
||||||
|
// Program EMC pad auto calibration.
|
||||||
|
EMC(EMC_PMACRO_AUTOCAL_CFG_0) = params->emc_pmacro_auto_cal_cfg0;
|
||||||
|
EMC(EMC_PMACRO_AUTOCAL_CFG_1) = params->emc_pmacro_auto_cal_cfg1;
|
||||||
|
EMC(EMC_PMACRO_AUTOCAL_CFG_2) = params->emc_pmacro_auto_cal_cfg2;
|
||||||
|
|
||||||
|
EMC(EMC_AUTO_CAL_VREF_SEL_0) = params->emc_auto_cal_vref_sel0;
|
||||||
|
EMC(EMC_AUTO_CAL_VREF_SEL_1) = params->emc_auto_cal_vref_sel1;
|
||||||
|
|
||||||
|
EMC(EMC_AUTO_CAL_INTERVAL) = params->emc_auto_cal_interval;
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG) = params->emc_auto_cal_config;
|
||||||
|
usleep(params->emc_auto_cal_wait);
|
||||||
|
|
||||||
|
// Patch 5 using BCT spare variables.
|
||||||
|
if (params->emc_bct_spare8)
|
||||||
|
*(vu32 *)params->emc_bct_spare8 = params->emc_bct_spare9;
|
||||||
|
|
||||||
|
EMC(EMC_AUTO_CAL_CONFIG9) = params->emc_auto_cal_config9;
|
||||||
|
|
||||||
|
// Program EMC timing configuration.
|
||||||
|
EMC(EMC_CFG_2) = params->emc_cfg2;
|
||||||
|
EMC(EMC_CFG_PIPE) = params->emc_cfg_pipe;
|
||||||
|
EMC(EMC_CFG_PIPE_1) = params->emc_cfg_pipe1;
|
||||||
|
EMC(EMC_CFG_PIPE_2) = params->emc_cfg_pipe2;
|
||||||
|
EMC(EMC_CMDQ) = params->emc_cmd_q;
|
||||||
|
EMC(EMC_MC2EMCQ) = params->emc_mc2emc_q;
|
||||||
|
EMC(EMC_MRS_WAIT_CNT) = params->emc_mrs_wait_cnt;
|
||||||
|
EMC(EMC_MRS_WAIT_CNT2) = params->emc_mrs_wait_cnt2;
|
||||||
|
EMC(EMC_FBIO_CFG5) = params->emc_fbio_cfg5;
|
||||||
|
EMC(EMC_RC) = params->emc_rc;
|
||||||
|
EMC(EMC_RFC) = params->emc_rfc;
|
||||||
|
EMC(EMC_RFCPB) = params->emc_rfc_pb;
|
||||||
|
EMC(EMC_REFCTRL2) = params->emc_ref_ctrl2;
|
||||||
|
EMC(EMC_RFC_SLR) = params->emc_rfc_slr;
|
||||||
|
EMC(EMC_RAS) = params->emc_ras;
|
||||||
|
EMC(EMC_RP) = params->emc_rp;
|
||||||
|
EMC(EMC_TPPD) = params->emc_tppd;
|
||||||
|
EMC(EMC_CTT) = params->emc_trtm;
|
||||||
|
EMC(EMC_FBIO_TWTM) = params->emc_twtm;
|
||||||
|
EMC(EMC_FBIO_TRATM) = params->emc_tratm;
|
||||||
|
EMC(EMC_FBIO_TWATM) = params->emc_twatm;
|
||||||
|
EMC(EMC_FBIO_TR2REF) = params->emc_tr2ref;
|
||||||
|
EMC(EMC_R2R) = params->emc_r2r;
|
||||||
|
EMC(EMC_W2W) = params->emc_w2w;
|
||||||
|
EMC(EMC_R2W) = params->emc_r2w;
|
||||||
|
EMC(EMC_W2R) = params->emc_w2r;
|
||||||
|
EMC(EMC_R2P) = params->emc_r2p;
|
||||||
|
EMC(EMC_W2P) = params->emc_w2p;
|
||||||
|
EMC(EMC_CCDMW) = params->emc_ccdmw;
|
||||||
|
EMC(EMC_RD_RCD) = params->emc_rd_rcd;
|
||||||
|
EMC(EMC_WR_RCD) = params->emc_wr_rcd;
|
||||||
|
EMC(EMC_RRD) = params->emc_rrd;
|
||||||
|
EMC(EMC_REXT) = params->emc_rext;
|
||||||
|
EMC(EMC_WEXT) = params->emc_wext;
|
||||||
|
EMC(EMC_WDV) = params->emc_wdv;
|
||||||
|
EMC(EMC_WDV_CHK) = params->emc_wdv_chk;
|
||||||
|
EMC(EMC_WSV) = params->emc_wsv;
|
||||||
|
EMC(EMC_WEV) = params->emc_wev;
|
||||||
|
EMC(EMC_WDV_MASK) = params->emc_wdv_mask;
|
||||||
|
EMC(EMC_WS_DURATION) = params->emc_ws_duration;
|
||||||
|
EMC(EMC_WE_DURATION) = params->emc_we_duration;
|
||||||
|
EMC(EMC_QUSE) = params->emc_quse;
|
||||||
|
EMC(EMC_QUSE_WIDTH) = params->emc_quse_width;
|
||||||
|
EMC(EMC_IBDLY) = params->emc_ibdly;
|
||||||
|
EMC(EMC_OBDLY) = params->emc_obdly;
|
||||||
|
EMC(EMC_EINPUT) = params->emc_einput;
|
||||||
|
EMC(EMC_EINPUT_DURATION) = params->emc_einput_duration;
|
||||||
|
EMC(EMC_PUTERM_EXTRA) = params->emc_puterm_extra;
|
||||||
|
EMC(EMC_PUTERM_WIDTH) = params->emc_puterm_width;
|
||||||
|
EMC(EMC_DBG) = params->emc_dbg;
|
||||||
|
EMC(EMC_QRST) = params->emc_qrst;
|
||||||
|
EMC(EMC_ISSUE_QRST) = 1;
|
||||||
|
EMC(EMC_ISSUE_QRST) = 0;
|
||||||
|
EMC(EMC_QSAFE) = params->emc_qsafe;
|
||||||
|
EMC(EMC_RDV) = params->emc_rdv;
|
||||||
|
EMC(EMC_RDV_MASK) = params->emc_rdv_mask;
|
||||||
|
EMC(EMC_RDV_EARLY) = params->emc_rdv_early;
|
||||||
|
EMC(EMC_RDV_EARLY_MASK) = params->emc_rdv_early_mask;
|
||||||
|
EMC(EMC_QPOP) = params->emc_qpop;
|
||||||
|
EMC(EMC_REFRESH) = params->emc_refresh;
|
||||||
|
EMC(EMC_BURST_REFRESH_NUM) = params->emc_burst_refresh_num;
|
||||||
|
EMC(EMC_PRE_REFRESH_REQ_CNT) = params->emc_prerefresh_req_cnt;
|
||||||
|
EMC(EMC_PDEX2WR) = params->emc_pdex2wr;
|
||||||
|
EMC(EMC_PDEX2RD) = params->emc_pdex2rd;
|
||||||
|
EMC(EMC_PCHG2PDEN) = params->emc_pchg2pden;
|
||||||
|
EMC(EMC_ACT2PDEN) = params->emc_act2pden;
|
||||||
|
EMC(EMC_AR2PDEN) = params->emc_ar2pden;
|
||||||
|
EMC(EMC_RW2PDEN) = params->emc_rw2pden;
|
||||||
|
EMC(EMC_CKE2PDEN) = params->emc_cke2pden;
|
||||||
|
EMC(EMC_PDEX2CKE) = params->emc_pdex2che;
|
||||||
|
EMC(EMC_PDEX2MRR) = params->emc_pdex2mrr;
|
||||||
|
EMC(EMC_TXSR) = params->emc_txsr;
|
||||||
|
EMC(EMC_TXSRDLL) = params->emc_txsr_dll;
|
||||||
|
EMC(EMC_TCKE) = params->emc_tcke;
|
||||||
|
EMC(EMC_TCKESR) = params->emc_tckesr;
|
||||||
|
EMC(EMC_TPD) = params->emc_tpd;
|
||||||
|
EMC(EMC_TFAW) = params->emc_tfaw;
|
||||||
|
EMC(EMC_TRPAB) = params->emc_trpab;
|
||||||
|
EMC(EMC_TCLKSTABLE) = params->emc_tclkstable;
|
||||||
|
EMC(EMC_TCLKSTOP) = params->emc_tclkstop;
|
||||||
|
EMC(EMC_TREFBW) = params->emc_trefbw;
|
||||||
|
EMC(EMC_ODT_WRITE) = params->emc_odt_write;
|
||||||
|
EMC(EMC_CFG_DIG_DLL) = params->emc_cfg_dig_dll;
|
||||||
|
EMC(EMC_CFG_DIG_DLL_PERIOD) = params->emc_cfg_dig_dll_period;
|
||||||
|
|
||||||
|
// Don't write CFG_ADR_EN (bit 1) here - lock bit written later.
|
||||||
|
EMC(EMC_FBIO_SPARE) = params->emc_fbio_spare & 0xFFFFFFFD;
|
||||||
|
EMC(EMC_CFG_RSV) = params->emc_cfg_rsv;
|
||||||
|
EMC(EMC_PMC_SCRATCH1) = params->emc_pmc_scratch1;
|
||||||
|
EMC(EMC_PMC_SCRATCH2) = params->emc_pmc_scratch2;
|
||||||
|
EMC(EMC_PMC_SCRATCH3) = params->emc_pmc_scratch3;
|
||||||
|
EMC(EMC_ACPD_CONTROL) = params->emc_acpd_control;
|
||||||
|
EMC(EMC_TXDSRVTTGEN) = params->emc_txdsrvttgen;
|
||||||
|
EMC(EMC_PMACRO_DSR_VTTGEN_CTRL0) = params->emc_pmacro_dsr_vttgen_ctrl0;
|
||||||
|
|
||||||
|
// Set pipe bypass enable bits before sending any DRAM commands.
|
||||||
|
EMC(EMC_CFG) = (params->emc_cfg & 0xE) | 0x3C00000;
|
||||||
|
|
||||||
|
// BootROM patching is used as a generic patch here.
|
||||||
|
if (params->boot_rom_patch_control)
|
||||||
|
{
|
||||||
|
*(vu32 *)params->boot_rom_patch_control = params->boot_rom_patch_data;
|
||||||
|
MC(MC_TIMING_CONTROL) = 1; // Trigger MC timing update.
|
||||||
|
}
|
||||||
|
|
||||||
|
// Patch 7 to 9 using BCT spare secure variables.
|
||||||
|
if (params->emc_bct_spare_secure12)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure12 = params->emc_bct_spare_secure13;
|
||||||
|
if (params->emc_bct_spare_secure14)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure14 = params->emc_bct_spare_secure15;
|
||||||
|
if (params->emc_bct_spare_secure16)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure16 = params->emc_bct_spare_secure17;
|
||||||
|
|
||||||
|
// Release SEL_DPD_CMD.
|
||||||
|
PMC(APBDEV_PMC_IO_DPD3_REQ) = ((params->emc_pmc_scratch1 & 0x3FFFFFFF) | 0x40000000) & 0xCFFF0000;
|
||||||
|
usleep(params->pmc_io_dpd3_req_wait);
|
||||||
|
|
||||||
|
// Set transmission pad control parameters.
|
||||||
|
EMC(EMC_PMACRO_CMD_PAD_TX_CTRL) = params->emc_pmacro_cmd_pad_tx_ctrl;
|
||||||
|
|
||||||
|
// ZQ CAL setup (not actually issuing ZQ CAL now).
|
||||||
|
if (params->emc_zcal_warm_cold_boot_enables & 1)
|
||||||
|
{
|
||||||
|
if (params->memory_type == MEMORY_TYPE_DDR3L)
|
||||||
|
EMC(EMC_ZCAL_WAIT_CNT) = params->emc_zcal_wait_cnt << 3;
|
||||||
|
if (params->memory_type == MEMORY_TYPE_LPDDR4)
|
||||||
|
{
|
||||||
|
EMC(EMC_ZCAL_WAIT_CNT) = params->emc_zcal_wait_cnt;
|
||||||
|
EMC(EMC_ZCAL_MRW_CMD) = params->emc_zcal_mrw_cmd;
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
|
EMC(EMC_TIMING_CONTROL) = 1; // Trigger timing update so above writes take place.
|
||||||
|
usleep(params->emc_timing_control_wait);
|
||||||
|
|
||||||
|
// Deassert HOLD_CKE_LOW.
|
||||||
|
PMC(APBDEV_PMC_DDR_CNTRL) &= 0xFF78007F;
|
||||||
|
usleep(params->pmc_ddr_ctrl_wait);
|
||||||
|
|
||||||
|
// Set clock enable signal.
|
||||||
|
u32 pin_gpio_cfg = (params->emc_pin_gpio_enable << 16) | (params->emc_pin_gpio << 12);
|
||||||
|
if (params->memory_type == MEMORY_TYPE_DDR3L || params->memory_type == MEMORY_TYPE_LPDDR4)
|
||||||
|
{
|
||||||
|
EMC(EMC_PIN) = pin_gpio_cfg;
|
||||||
|
(void)EMC(EMC_PIN);
|
||||||
|
usleep(params->emc_pin_extra_wait + 200);
|
||||||
|
EMC(EMC_PIN) = pin_gpio_cfg | 0x100;
|
||||||
|
(void)EMC(EMC_PIN);
|
||||||
|
}
|
||||||
|
|
||||||
|
if (params->memory_type == MEMORY_TYPE_LPDDR4)
|
||||||
|
usleep(params->emc_pin_extra_wait + 2000);
|
||||||
|
else if (params->memory_type == MEMORY_TYPE_DDR3L)
|
||||||
|
usleep(params->emc_pin_extra_wait + 500);
|
||||||
|
|
||||||
|
// Enable clock enable signal.
|
||||||
|
EMC(EMC_PIN) = pin_gpio_cfg | 0x101;
|
||||||
|
(void)EMC(EMC_PIN);
|
||||||
|
usleep(params->emc_pin_program_wait);
|
||||||
|
|
||||||
|
// Send NOP (trigger just needs to be non-zero).
|
||||||
|
if (params->memory_type != MEMORY_TYPE_LPDDR4)
|
||||||
|
EMC(EMC_NOP) = (params->emc_dev_select << 30) + 1;
|
||||||
|
|
||||||
|
// On coldboot w/LPDDR2/3, wait 200 uSec after asserting CKE high.
|
||||||
|
if (params->memory_type == MEMORY_TYPE_LPDDR2)
|
||||||
|
usleep(params->emc_pin_extra_wait + 200);
|
||||||
|
|
||||||
|
// Init zq calibration,
|
||||||
|
if (params->memory_type == MEMORY_TYPE_LPDDR4)
|
||||||
|
{
|
||||||
|
// Patch 6 using BCT spare variables.
|
||||||
|
if (params->emc_bct_spare10)
|
||||||
|
*(vu32 *)params->emc_bct_spare10 = params->emc_bct_spare11;
|
||||||
|
|
||||||
|
// Write mode registers.
|
||||||
|
EMC(EMC_MRW2) = params->emc_mrw2;
|
||||||
|
EMC(EMC_MRW) = params->emc_mrw1;
|
||||||
|
EMC(EMC_MRW3) = params->emc_mrw3;
|
||||||
|
EMC(EMC_MRW4) = params->emc_mrw4;
|
||||||
|
EMC(EMC_MRW6) = params->emc_mrw6;
|
||||||
|
EMC(EMC_MRW14) = params->emc_mrw14;
|
||||||
|
|
||||||
|
EMC(EMC_MRW8) = params->emc_mrw8;
|
||||||
|
EMC(EMC_MRW12) = params->emc_mrw12;
|
||||||
|
EMC(EMC_MRW9) = params->emc_mrw9;
|
||||||
|
EMC(EMC_MRW13) = params->emc_mrw13;
|
||||||
|
|
||||||
|
if (params->emc_zcal_warm_cold_boot_enables & 1)
|
||||||
|
{
|
||||||
|
// Issue ZQCAL start, device 0.
|
||||||
|
EMC(EMC_ZQ_CAL) = params->emc_zcal_init_dev0;
|
||||||
|
usleep(params->emc_zcal_init_wait);
|
||||||
|
|
||||||
|
// Issue ZQCAL latch.
|
||||||
|
EMC(EMC_ZQ_CAL) = params->emc_zcal_init_dev0 ^ 3;
|
||||||
|
// Same for device 1.
|
||||||
|
if (!(params->emc_dev_select & 2))
|
||||||
|
{
|
||||||
|
EMC(EMC_ZQ_CAL) = params->emc_zcal_init_dev1;
|
||||||
|
usleep(params->emc_zcal_init_wait);
|
||||||
|
EMC(EMC_ZQ_CAL) = params->emc_zcal_init_dev1 ^ 3;
|
||||||
|
}
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
|
// Patch 10 to 12 using BCT spare secure variables.
|
||||||
|
if (params->emc_bct_spare_secure18)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure18 = params->emc_bct_spare_secure19;
|
||||||
|
if (params->emc_bct_spare_secure20)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure20 = params->emc_bct_spare_secure21;
|
||||||
|
if (params->emc_bct_spare_secure22)
|
||||||
|
*(vu32 *)params->emc_bct_spare_secure22 = params->emc_bct_spare_secure23;
|
||||||
|
|
||||||
|
// Set package and DPD pad control.
|
||||||
|
PMC(APBDEV_PMC_DDR_CFG) = params->pmc_ddr_cfg;
|
||||||
|
|
||||||
|
// Start periodic ZQ calibration (LPDDRx only).
|
||||||
|
if (params->memory_type == MEMORY_TYPE_LPDDR2 || params->memory_type == MEMORY_TYPE_DDR3L || params->memory_type == MEMORY_TYPE_LPDDR4)
|
||||||
|
{
|
||||||
|
EMC(EMC_ZCAL_INTERVAL) = params->emc_zcal_interval;
|
||||||
|
EMC(EMC_ZCAL_WAIT_CNT) = params->emc_zcal_wait_cnt;
|
||||||
|
EMC(EMC_ZCAL_MRW_CMD) = params->emc_zcal_mrw_cmd;
|
||||||
|
}
|
||||||
|
|
||||||
|
// Patch 7 using BCT spare variables.
|
||||||
|
if (params->emc_bct_spare12)
|
||||||
|
*(vu32 *)params->emc_bct_spare12 = params->emc_bct_spare13;
|
||||||
|
|
||||||
|
EMC(EMC_TIMING_CONTROL) = 1; // Trigger timing update so above writes take place.
|
||||||
|
|
||||||
|
if (params->emc_extra_refresh_num)
|
||||||
|
EMC(EMC_REF) = ((1 << params->emc_extra_refresh_num << 8) - 253) | (params->emc_dev_select << 30);
|
||||||
|
|
||||||
|
// Enable refresh.
|
||||||
|
EMC(EMC_REFCTRL) = params->emc_dev_select | 0x80000000;
|
||||||
|
|
||||||
|
EMC(EMC_DYN_SELF_REF_CONTROL) = params->emc_dyn_self_ref_control;
|
||||||
|
EMC(EMC_CFG) = params->emc_cfg;
|
||||||
|
EMC(EMC_FDPD_CTRL_DQ) = params->emc_fdpd_ctrl_dq;
|
||||||
|
EMC(EMC_FDPD_CTRL_CMD) = params->emc_fdpd_ctrl_cmd;
|
||||||
|
EMC(EMC_SEL_DPD_CTRL) = params->emc_sel_dpd_ctrl;
|
||||||
|
|
||||||
|
// Write addr swizzle lock bit.
|
||||||
|
EMC(EMC_FBIO_SPARE) = params->emc_fbio_spare | 2;
|
||||||
|
|
||||||
|
EMC(EMC_TIMING_CONTROL) = 1; // Re-trigger timing to latch power saving functions.
|
||||||
|
|
||||||
|
EMC(EMC_CFG_UPDATE) = params->emc_cfg_update;
|
||||||
|
|
||||||
|
// Enable EMC pipe clock gating.
|
||||||
|
EMC(EMC_CFG_PIPE_CLK) = params->emc_cfg_pipe_clk;
|
||||||
|
|
||||||
|
// Depending on freqency, enable CMD/CLK fdpd.
|
||||||
|
EMC(EMC_FDPD_CTRL_CMD_NO_RAMP) = params->emc_fdpd_ctrl_cmd_no_ramp;
|
||||||
|
|
||||||
|
// Set untranslated region requirements.
|
||||||
|
MC(MC_UNTRANSLATED_REGION_CHECK) = params->mc_untranslated_region_check;
|
||||||
|
|
||||||
|
// Lock carveouts per BCT cfg.
|
||||||
|
MC(MC_VIDEO_PROTECT_REG_CTRL) = params->mc_video_protect_write_access;
|
||||||
|
MC(MC_SEC_CARVEOUT_REG_CTRL) = params->mc_sec_carveout_protect_write_access;
|
||||||
|
MC(MC_MTS_CARVEOUT_REG_CTRL) = params->mc_mts_carveout_reg_ctrl;
|
||||||
|
|
||||||
|
// Disable write access to a bunch of EMC registers.
|
||||||
|
MC(MC_EMEM_CFG_ACCESS_CTRL) = 1;
|
||||||
|
|
||||||
|
// Enable arbiter.
|
||||||
|
SYSREG(AHB_ARBITRATION_XBAR_CTRL) = (SYSREG(AHB_ARBITRATION_XBAR_CTRL) & 0xFFFEFFFF) | (params->ahb_arbitration_xbar_ctrl_meminit_done << 16);
|
||||||
|
}
|
||||||
|
|
||||||
|
#ifndef CONFIG_SDRAM_COMPRESS_CFG
|
||||||
|
static void _sdram_patch_model_params_t210(u32 dramid, u32 *params)
|
||||||
|
{
|
||||||
|
for (u32 i = 0; i < ARRAY_SIZE(sdram_cfg_vendor_patches_t210); i++)
|
||||||
|
if (sdram_cfg_vendor_patches_t210[i].dramid & DRAM_ID(dramid))
|
||||||
|
params[sdram_cfg_vendor_patches_t210[i].addr] = sdram_cfg_vendor_patches_t210[i].val;
|
||||||
}
|
}
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
sdram_params_t *sdram_get_params()
|
static void _sdram_patch_model_params_t210b01(u32 dramid, u32 *params)
|
||||||
|
{
|
||||||
|
for (u32 i = 0; i < ARRAY_SIZE(sdram_cfg_vendor_patches_t210b01); i++)
|
||||||
|
if (sdram_cfg_vendor_patches_t210b01[i].dramid & DRAM_ID2(dramid))
|
||||||
|
params[sdram_cfg_vendor_patches_t210b01[i].addr] = sdram_cfg_vendor_patches_t210b01[i].val;
|
||||||
|
}
|
||||||
|
|
||||||
|
static void *_sdram_get_params_t210()
|
||||||
{
|
{
|
||||||
// Check if id is proper.
|
// Check if id is proper.
|
||||||
u32 dramid = _get_sdram_id();
|
u32 dramid = _sdram_get_id();
|
||||||
if (dramid > 6)
|
if (dramid > 6)
|
||||||
dramid = 0;
|
dramid = 0;
|
||||||
|
|
||||||
#ifdef CONFIG_SDRAM_COMPRESS_CFG
|
#ifdef CONFIG_SDRAM_COMPRESS_CFG
|
||||||
|
|
||||||
u8 *buf = (u8 *)SDRAM_PARAMS_ADDR;
|
u8 *buf = (u8 *)SDRAM_PARAMS_ADDR;
|
||||||
LZ_Uncompress(_dram_cfg_lz, buf, sizeof(_dram_cfg_lz));
|
LZ_Uncompress(_dram_cfg_lz, buf, sizeof(_dram_cfg_lz));
|
||||||
return (sdram_params_t *)&buf[sizeof(sdram_params_t) * dramid];
|
return (void *)&buf[sizeof(sdram_params_t210_t) * dramid];
|
||||||
|
|
||||||
#else
|
#else
|
||||||
sdram_params_t *buf = (sdram_params_t *)SDRAM_PARAMS_ADDR;
|
|
||||||
memcpy(buf, &_dram_cfg_0_samsung_4gb, sizeof(sdram_params_t));
|
u32 *buf = (u32 *)SDRAM_PARAMS_ADDR;
|
||||||
|
memcpy(buf, &_dram_cfg_0_samsung_4gb, sizeof(sdram_params_t210_t));
|
||||||
|
|
||||||
switch (dramid)
|
switch (dramid)
|
||||||
{
|
{
|
||||||
case DRAM_4GB_SAMSUNG_K4F6E304HB_MGCH:
|
case LPDDR4_ICOSA_4GB_SAMSUNG_K4F6E304HB_MGCH:
|
||||||
case DRAM_4GB_MICRON_MT53B512M32D2NP_062_WT:
|
case LPDDR4_ICOSA_4GB_MICRON_MT53B512M32D2NP_062_WT:
|
||||||
break;
|
break;
|
||||||
|
|
||||||
case DRAM_4GB_HYNIX_H9HCNNNBPUMLHR_NLN:
|
case LPDDR4_ICOSA_4GB_HYNIX_H9HCNNNBPUMLHR_NLE:
|
||||||
case DRAM_6GB_SAMSUNG_K4FHE3D4HM_MFCH:
|
case LPDDR4_ICOSA_6GB_SAMSUNG_K4FHE3D4HM_MGCH:
|
||||||
#ifdef CONFIG_SDRAM_COPPER_SUPPORT
|
#ifdef CONFIG_SDRAM_COPPER_SUPPORT
|
||||||
case DRAM_4GB_COPPER_SAMSUNG:
|
case LPDDR4_COPPER_4GB_SAMSUNG_K4F6E304HB_MGCH:
|
||||||
case DRAM_4GB_COPPER_HYNIX:
|
case LPDDR4_COPPER_4GB_HYNIX_H9HCNNNBPUMLHR_NLE:
|
||||||
case DRAM_4GB_COPPER_MICRON:
|
case LPDDR4_COPPER_4GB_MICRON_MT53B512M32D2NP_062_WT:
|
||||||
#endif
|
#endif
|
||||||
_sdram_patch_model_params(dramid, (u32 *)buf);
|
_sdram_patch_model_params_t210(dramid, (u32 *)buf);
|
||||||
break;
|
break;
|
||||||
}
|
}
|
||||||
return buf;
|
return (void *)buf;
|
||||||
|
|
||||||
#endif
|
#endif
|
||||||
}
|
}
|
||||||
|
|
||||||
|
void *sdram_get_params_t210b01()
|
||||||
|
{
|
||||||
|
// Check if id is proper.
|
||||||
|
u32 dramid = _sdram_get_id();
|
||||||
|
if (dramid > 27)
|
||||||
|
dramid = 8;
|
||||||
|
|
||||||
|
u32 *buf = (u32 *)SDRAM_PARAMS_ADDR;
|
||||||
|
memcpy(buf, &_dram_cfg_08_10_12_14_samsung_hynix_4gb, sizeof(sdram_params_t210b01_t));
|
||||||
|
|
||||||
|
switch (dramid)
|
||||||
|
{
|
||||||
|
case LPDDR4X_IOWA_4GB_SAMSUNG_K4U6E3S4AM_MGCJ:
|
||||||
|
case LPDDR4X_IOWA_4GB_HYNIX_H9HCNNNBKMMLHR_NME:
|
||||||
|
case LPDDR4X_HOAG_4GB_SAMSUNG_K4U6E3S4AM_MGCJ:
|
||||||
|
case LPDDR4X_HOAG_4GB_HYNIX_H9HCNNNBKMMLHR_NME:
|
||||||
|
break;
|
||||||
|
|
||||||
|
case LPDDR4X_IOWA_4GB_SAMSUNG_X1X2:
|
||||||
|
case LPDDR4X_IOWA_8GB_SAMSUNG_K4UBE3D4AM_MGCJ:
|
||||||
|
case LPDDR4X_IOWA_4GB_MICRON_MT53E512M32D2NP_046_WT:
|
||||||
|
case LPDDR4X_HOAG_8GB_SAMSUNG_K4UBE3D4AM_MGCJ:
|
||||||
|
case LPDDR4X_HOAG_4GB_MICRON_MT53E512M32D2NP_046_WT:
|
||||||
|
case LPDDR4X_IOWA_4GB_SAMSUNG_Y:
|
||||||
|
case LPDDR4X_IOWA_4GB_SAMSUNG_1Y_X:
|
||||||
|
case LPDDR4X_IOWA_8GB_SAMSUNG_1Y_X:
|
||||||
|
case LPDDR4X_HOAG_4GB_SAMSUNG_1Y_X:
|
||||||
|
case LPDDR4X_IOWA_4GB_SAMSUNG_1Y_Y:
|
||||||
|
case LPDDR4X_IOWA_8GB_SAMSUNG_1Y_Y:
|
||||||
|
case LPDDR4X_IOWA_4GB_SAMSUNG_1Y_A:
|
||||||
|
case LPDDR4X_SDS_8GB_SAMSUNG_1Y_X:
|
||||||
|
case LPDDR4X_SDS_4GB_SAMSUNG_1Y_X:
|
||||||
|
case LPDDR4X_CALSIO_4GB_SAMSUNG_UNK0:
|
||||||
|
case LPDDR4X_CALSIO_4GB_SAMSUNG_UNK1:
|
||||||
|
case LPDDR4X_CALSIO_4GB_SAMSUNG_UNK2:
|
||||||
|
_sdram_patch_model_params_t210b01(dramid, (u32 *)buf);
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
return (void *)buf;
|
||||||
|
}
|
||||||
|
|
||||||
/*
|
/*
|
||||||
* Function: sdram_get_params_patched
|
* Function: sdram_get_params_patched
|
||||||
*
|
*
|
||||||
|
@ -764,10 +1467,10 @@ sdram_params_t *sdram_get_params()
|
||||||
* Note: The modulus in the header must match and validated.
|
* Note: The modulus in the header must match and validated.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
sdram_params_t *sdram_get_params_patched()
|
void *sdram_get_params_patched()
|
||||||
{
|
{
|
||||||
#define IPATCH_CONFIG(addr, data) ((((addr) - 0x100000) / 2) << 16 | ((data) & 0xffff))
|
#define IPATCH_CONFIG(addr, data) ((((addr) - 0x100000) / 2) << 16 | ((data) & 0xffff))
|
||||||
sdram_params_t *sdram_params = sdram_get_params();
|
sdram_params_t210_t *sdram_params = _sdram_get_params_t210();
|
||||||
|
|
||||||
// Disable Warmboot signature check.
|
// Disable Warmboot signature check.
|
||||||
sdram_params->boot_rom_patch_control = BIT(31) | (((IPATCH_BASE + 4) - APB_MISC_BASE) / 4);
|
sdram_params->boot_rom_patch_control = BIT(31) | (((IPATCH_BASE + 4) - APB_MISC_BASE) / 4);
|
||||||
|
@ -783,15 +1486,14 @@ sdram_params_t *sdram_get_params_patched()
|
||||||
sdram_params->emc_bct_spare12 = (IPATCH_BASE + 11 * 4);
|
sdram_params->emc_bct_spare12 = (IPATCH_BASE + 11 * 4);
|
||||||
sdram_params->emc_bct_spare13 = IPATCH_CONFIG(0x100FDE, 0xE320);
|
sdram_params->emc_bct_spare13 = IPATCH_CONFIG(0x100FDE, 0xE320);
|
||||||
*/
|
*/
|
||||||
return sdram_params;
|
return (void *)sdram_params;
|
||||||
}
|
}
|
||||||
|
|
||||||
void sdram_init()
|
static void _sdram_init_t210()
|
||||||
{
|
{
|
||||||
const sdram_params_t *params = (const sdram_params_t *)sdram_get_params();
|
const sdram_params_t210_t *params = (const sdram_params_t210_t *)_sdram_get_params_t210();
|
||||||
|
|
||||||
// Set DRAM voltage.
|
// Set DRAM voltage.
|
||||||
i2c_send_byte(I2C_5, MAX77620_I2C_ADDR, MAX77620_REG_SD_CFG2, 0x05);
|
|
||||||
max77620_regulator_set_voltage(REGULATOR_SD1, 1100000);
|
max77620_regulator_set_voltage(REGULATOR_SD1, 1100000);
|
||||||
|
|
||||||
// VDDP Select.
|
// VDDP Select.
|
||||||
|
@ -811,5 +1513,37 @@ void sdram_init()
|
||||||
if (params->emc_bct_spare0)
|
if (params->emc_bct_spare0)
|
||||||
*(vu32 *)params->emc_bct_spare0 = params->emc_bct_spare1;
|
*(vu32 *)params->emc_bct_spare0 = params->emc_bct_spare1;
|
||||||
|
|
||||||
_sdram_config(params);
|
_sdram_config_t210(params);
|
||||||
|
}
|
||||||
|
|
||||||
|
static void _sdram_init_t210b01()
|
||||||
|
{
|
||||||
|
const sdram_params_t210b01_t *params = (const sdram_params_t210b01_t *)sdram_get_params_t210b01();
|
||||||
|
|
||||||
|
// VDDP Select.
|
||||||
|
PMC(APBDEV_PMC_VDDP_SEL) = params->pmc_vddp_sel;
|
||||||
|
usleep(params->pmc_vddp_sel_wait);
|
||||||
|
|
||||||
|
// Turn on MEM IO Power.
|
||||||
|
PMC(APBDEV_PMC_NO_IOPOWER) = params->pmc_no_io_power;
|
||||||
|
PMC(APBDEV_PMC_REG_SHORT) = params->pmc_reg_short;
|
||||||
|
|
||||||
|
PMC(APBDEV_PMC_DDR_CNTRL) = params->pmc_ddr_ctrl;
|
||||||
|
|
||||||
|
// Patch 1 using BCT spare variables
|
||||||
|
if (params->emc_bct_spare0)
|
||||||
|
*(vu32 *)params->emc_bct_spare0 = params->emc_bct_spare1;
|
||||||
|
|
||||||
|
_sdram_config_t210b01(params);
|
||||||
|
}
|
||||||
|
|
||||||
|
void sdram_init()
|
||||||
|
{
|
||||||
|
// Configure SD regulator for DRAM.
|
||||||
|
i2c_send_byte(I2C_5, MAX77620_I2C_ADDR, MAX77620_REG_SD_CFG2, 0x05);
|
||||||
|
|
||||||
|
if (hw_get_chip_id() == GP_HIDREV_MAJOR_T210)
|
||||||
|
_sdram_init_t210();
|
||||||
|
else
|
||||||
|
_sdram_init_t210b01();
|
||||||
}
|
}
|
||||||
|
|
|
@ -1,5 +1,6 @@
|
||||||
/*
|
/*
|
||||||
* Copyright (c) 2018 naehrwert
|
* Copyright (c) 2018 naehrwert
|
||||||
|
* Copyright (c) 2020 CTCaer
|
||||||
*
|
*
|
||||||
* This program is free software; you can redistribute it and/or modify it
|
* This program is free software; you can redistribute it and/or modify it
|
||||||
* under the terms and conditions of the GNU General Public License,
|
* under the terms and conditions of the GNU General Public License,
|
||||||
|
@ -18,11 +19,76 @@
|
||||||
#define _SDRAM_H_
|
#define _SDRAM_H_
|
||||||
|
|
||||||
#include <mem/emc.h>
|
#include <mem/emc.h>
|
||||||
#include <mem/sdram_param_t210.h>
|
|
||||||
|
/*
|
||||||
|
* Tegra X1/X1+ EMC/DRAM Bandwidth Chart:
|
||||||
|
*
|
||||||
|
* 40.8 MHz: 0.61 GiB/s
|
||||||
|
* 68.0 MHz: 1.01 GiB/s
|
||||||
|
* 102.0 MHz: 1.52 GiB/s
|
||||||
|
* 204.0 MHz: 3.04 GiB/s <-- Tegra X1/X1+ Init/SC7 Frequency
|
||||||
|
* 408.0 MHz: 6.08 GiB/s
|
||||||
|
* 665.6 MHz: 9.92 GiB/s
|
||||||
|
* 800.0 MHz: 11.92 GiB/s <-- Tegra X1/X1+ Nvidia OS Boot Frequency
|
||||||
|
* 1065.6 MHz: 15.89 GiB/s
|
||||||
|
* 1331.2 MHz: 19.84 GiB/s
|
||||||
|
* 1600.0 MHz: 23.84 GiB/s <-- Tegra X1 Official Max Frequency
|
||||||
|
* 1862.4 MHz: 27.75 GiB/s <-- Tegra X1+ Official Max Frequency
|
||||||
|
* 2131.2 MHz: 31.76 GiB/s
|
||||||
|
*
|
||||||
|
* Note: BWbits = Hz x bus width x channels = Hz x 64 x 2.
|
||||||
|
*/
|
||||||
|
|
||||||
|
enum sdram_ids_erista
|
||||||
|
{
|
||||||
|
// LPDDR4 3200Mbps.
|
||||||
|
LPDDR4_ICOSA_4GB_SAMSUNG_K4F6E304HB_MGCH = 0,
|
||||||
|
LPDDR4_ICOSA_4GB_HYNIX_H9HCNNNBPUMLHR_NLE = 1,
|
||||||
|
LPDDR4_ICOSA_4GB_MICRON_MT53B512M32D2NP_062_WT = 2,
|
||||||
|
LPDDR4_COPPER_4GB_SAMSUNG_K4F6E304HB_MGCH = 3,
|
||||||
|
LPDDR4_ICOSA_6GB_SAMSUNG_K4FHE3D4HM_MGCH = 4,
|
||||||
|
LPDDR4_COPPER_4GB_HYNIX_H9HCNNNBPUMLHR_NLE = 5,
|
||||||
|
LPDDR4_COPPER_4GB_MICRON_MT53B512M32D2NP_062_WT = 6,
|
||||||
|
};
|
||||||
|
|
||||||
|
enum sdram_ids_mariko
|
||||||
|
{
|
||||||
|
// LPDDR4X 3733Mbps.
|
||||||
|
LPDDR4X_IOWA_4GB_SAMSUNG_X1X2 = 7,
|
||||||
|
|
||||||
|
LPDDR4X_IOWA_4GB_SAMSUNG_K4U6E3S4AM_MGCJ = 8,
|
||||||
|
LPDDR4X_IOWA_8GB_SAMSUNG_K4UBE3D4AM_MGCJ = 9,
|
||||||
|
LPDDR4X_IOWA_4GB_HYNIX_H9HCNNNBKMMLHR_NME = 10,
|
||||||
|
LPDDR4X_IOWA_4GB_MICRON_MT53E512M32D2NP_046_WT = 11, // 4266Mbps.
|
||||||
|
|
||||||
|
LPDDR4X_HOAG_4GB_SAMSUNG_K4U6E3S4AM_MGCJ = 12,
|
||||||
|
LPDDR4X_HOAG_8GB_SAMSUNG_K4UBE3D4AM_MGCJ = 13,
|
||||||
|
LPDDR4X_HOAG_4GB_HYNIX_H9HCNNNBKMMLHR_NME = 14,
|
||||||
|
LPDDR4X_HOAG_4GB_MICRON_MT53E512M32D2NP_046_WT = 15, // 4266Mbps.
|
||||||
|
|
||||||
|
// LPDDR4X 4266Mbps?
|
||||||
|
LPDDR4X_IOWA_4GB_SAMSUNG_Y = 16,
|
||||||
|
|
||||||
|
LPDDR4X_IOWA_4GB_SAMSUNG_1Y_X = 17,
|
||||||
|
LPDDR4X_IOWA_8GB_SAMSUNG_1Y_X = 18,
|
||||||
|
LPDDR4X_HOAG_4GB_SAMSUNG_1Y_X = 19,
|
||||||
|
|
||||||
|
LPDDR4X_IOWA_4GB_SAMSUNG_1Y_Y = 20,
|
||||||
|
LPDDR4X_IOWA_8GB_SAMSUNG_1Y_Y = 21,
|
||||||
|
|
||||||
|
LPDDR4X_IOWA_4GB_SAMSUNG_1Y_A = 22,
|
||||||
|
|
||||||
|
LPDDR4X_SDS_8GB_SAMSUNG_1Y_X = 23,
|
||||||
|
LPDDR4X_SDS_4GB_SAMSUNG_1Y_X = 24,
|
||||||
|
|
||||||
|
LPDDR4X_CALSIO_4GB_SAMSUNG_UNK0 = 25,
|
||||||
|
LPDDR4X_CALSIO_4GB_SAMSUNG_UNK1 = 26,
|
||||||
|
LPDDR4X_CALSIO_4GB_SAMSUNG_UNK2 = 27
|
||||||
|
};
|
||||||
|
|
||||||
void sdram_init();
|
void sdram_init();
|
||||||
sdram_params_t *sdram_get_params();
|
void *sdram_get_params_patched();
|
||||||
sdram_params_t *sdram_get_params_patched();
|
void *sdram_get_params_t210b01();
|
||||||
void sdram_lp0_save_params(const void *params);
|
void sdram_lp0_save_params(const void *params);
|
||||||
emc_mr_data_t sdram_read_mrx(emc_mr_t mrx);
|
emc_mr_data_t sdram_read_mrx(emc_mr_t mrx);
|
||||||
|
|
||||||
|
|
|
@ -15,26 +15,11 @@
|
||||||
* along with this program. If not, see <http://www.gnu.org/licenses/>.
|
* along with this program. If not, see <http://www.gnu.org/licenses/>.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
#define DRAM_CFG_SIZE 1896
|
#define DRAM_CFG_T210_SIZE 1896
|
||||||
|
|
||||||
#define DRAM_ID(x) BIT(x)
|
#define DRAM_ID(x) BIT(x)
|
||||||
|
|
||||||
#define DRAM_4GB_SAMSUNG_K4F6E304HB_MGCH 0
|
static const sdram_params_t210_t _dram_cfg_0_samsung_4gb = {
|
||||||
#define DRAM_4GB_HYNIX_H9HCNNNBPUMLHR_NLN 1
|
|
||||||
#define DRAM_4GB_MICRON_MT53B512M32D2NP_062_WT 2
|
|
||||||
#define DRAM_4GB_COPPER_SAMSUNG 3
|
|
||||||
#define DRAM_6GB_SAMSUNG_K4FHE3D4HM_MFCH 4
|
|
||||||
#define DRAM_4GB_COPPER_HYNIX 5
|
|
||||||
#define DRAM_4GB_COPPER_MICRON 6
|
|
||||||
|
|
||||||
typedef struct _sdram_vendor_patch_t
|
|
||||||
{
|
|
||||||
u32 val;
|
|
||||||
u16 addr:9;
|
|
||||||
u16 dramid:7;
|
|
||||||
} sdram_vendor_patch_t;
|
|
||||||
|
|
||||||
static const sdram_params_t _dram_cfg_0_samsung_4gb = {
|
|
||||||
/* Specifies the type of memory device */
|
/* Specifies the type of memory device */
|
||||||
.memory_type = MEMORY_TYPE_LPDDR4,
|
.memory_type = MEMORY_TYPE_LPDDR4,
|
||||||
|
|
||||||
|
@ -112,7 +97,7 @@ static const sdram_params_t _dram_cfg_0_samsung_4gb = {
|
||||||
* DRAM size information
|
* DRAM size information
|
||||||
* Specifies the value for EMC_ADR_CFG
|
* Specifies the value for EMC_ADR_CFG
|
||||||
*/
|
*/
|
||||||
.emc_adr_cfg = 0x00000001,
|
.emc_adr_cfg = 0x00000001, // 2 populated DRAM Devices.
|
||||||
|
|
||||||
/*
|
/*
|
||||||
* Specifies the time to wait after asserting pin
|
* Specifies the time to wait after asserting pin
|
||||||
|
@ -258,7 +243,7 @@ static const sdram_params_t _dram_cfg_0_samsung_4gb = {
|
||||||
.emc_cfg_dig_dll = 0x002C00A0,
|
.emc_cfg_dig_dll = 0x002C00A0,
|
||||||
.emc_cfg_dig_dll_1 = 0x00003701,
|
.emc_cfg_dig_dll_1 = 0x00003701,
|
||||||
.emc_cfg_dig_dll_period = 0x00008000,
|
.emc_cfg_dig_dll_period = 0x00008000,
|
||||||
.emc_dev_select = 0x00000000,
|
.emc_dev_select = 0x00000000, // Both devices.
|
||||||
.emc_sel_dpd_ctrl = 0x00040008,
|
.emc_sel_dpd_ctrl = 0x00040008,
|
||||||
|
|
||||||
/* Pads trimmer delays */
|
/* Pads trimmer delays */
|
||||||
|
@ -505,9 +490,9 @@ static const sdram_params_t _dram_cfg_0_samsung_4gb = {
|
||||||
.emc_pmacro_cmd_ctrl2 = 0x0A0A0A0A,
|
.emc_pmacro_cmd_ctrl2 = 0x0A0A0A0A,
|
||||||
|
|
||||||
/* DRAM size information */
|
/* DRAM size information */
|
||||||
.mc_emem_adr_cfg = 0x00000001,
|
.mc_emem_adr_cfg = 0x00000001, // 2 populated DRAM Devices.
|
||||||
.mc_emem_adr_cfg_dev0 = 0x00070302,
|
.mc_emem_adr_cfg_dev0 = 0x00070302, // Density 512MB.
|
||||||
.mc_emem_adr_cfg_dev1 = 0x00070302,
|
.mc_emem_adr_cfg_dev1 = 0x00070302, // Density 512MB.
|
||||||
.mc_emem_adr_cfg_channel_mask = 0xFFFF2400,
|
.mc_emem_adr_cfg_channel_mask = 0xFFFF2400,
|
||||||
.mc_emem_adr_cfg_bank_mask0 = 0x6E574400,
|
.mc_emem_adr_cfg_bank_mask0 = 0x6E574400,
|
||||||
.mc_emem_adr_cfg_bank_mask1 = 0x39722800,
|
.mc_emem_adr_cfg_bank_mask1 = 0x39722800,
|
||||||
|
@ -516,7 +501,7 @@ static const sdram_params_t _dram_cfg_0_samsung_4gb = {
|
||||||
* Specifies the value for MC_EMEM_CFG which holds the external memory
|
* Specifies the value for MC_EMEM_CFG which holds the external memory
|
||||||
* size (in KBytes)
|
* size (in KBytes)
|
||||||
*/
|
*/
|
||||||
.mc_emem_cfg = 0x00001000,
|
.mc_emem_cfg = 0x00001000, // 4GB total density.
|
||||||
|
|
||||||
/* MC arbitration configuration */
|
/* MC arbitration configuration */
|
||||||
.mc_emem_arb_cfg = 0x08000001,
|
.mc_emem_arb_cfg = 0x08000001,
|
||||||
|
@ -659,7 +644,7 @@ static const sdram_params_t _dram_cfg_0_samsung_4gb = {
|
||||||
.mc_mts_carveout_reg_ctrl = 0x00000000
|
.mc_mts_carveout_reg_ctrl = 0x00000000
|
||||||
};
|
};
|
||||||
|
|
||||||
static const sdram_vendor_patch_t sdram_cfg_vendor_patches[] = {
|
static const sdram_vendor_patch_t sdram_cfg_vendor_patches_t210[] = {
|
||||||
// Hynix timing config.
|
// Hynix timing config.
|
||||||
{ 0x0000000D, 67, DRAM_ID(1) | DRAM_ID(5) }, // emc_r2w.
|
{ 0x0000000D, 67, DRAM_ID(1) | DRAM_ID(5) }, // emc_r2w.
|
||||||
{ 0x00000001, 91, DRAM_ID(1) | DRAM_ID(5) }, // emc_puterm_extra.
|
{ 0x00000001, 91, DRAM_ID(1) | DRAM_ID(5) }, // emc_puterm_extra.
|
||||||
|
|
1002
bdk/mem/sdram_config_t210b01.inl
Normal file
1002
bdk/mem/sdram_config_t210b01.inl
Normal file
File diff suppressed because it is too large
Load diff
|
@ -37,7 +37,7 @@
|
||||||
/**
|
/**
|
||||||
* Defines the SDRAM parameter structure
|
* Defines the SDRAM parameter structure
|
||||||
*/
|
*/
|
||||||
typedef struct _sdram_params
|
typedef struct _sdram_params_t210_t
|
||||||
{
|
{
|
||||||
/* Specifies the type of memory device */
|
/* Specifies the type of memory device */
|
||||||
u32 memory_type;
|
u32 memory_type;
|
||||||
|
@ -925,6 +925,6 @@ typedef struct _sdram_params
|
||||||
u32 mc_mts_carveout_size_mb;
|
u32 mc_mts_carveout_size_mb;
|
||||||
/* Specifies the value for MC_MTS_CARVEOUT_REG_CTRL */
|
/* Specifies the value for MC_MTS_CARVEOUT_REG_CTRL */
|
||||||
u32 mc_mts_carveout_reg_ctrl;
|
u32 mc_mts_carveout_reg_ctrl;
|
||||||
} sdram_params_t;
|
} sdram_params_t210_t;
|
||||||
|
|
||||||
#endif
|
#endif
|
||||||
|
|
989
bdk/mem/sdram_param_t210b01.h
Normal file
989
bdk/mem/sdram_param_t210b01.h
Normal file
|
@ -0,0 +1,989 @@
|
||||||
|
/*
|
||||||
|
* Copyright (c) 2020 CTCaer
|
||||||
|
*
|
||||||
|
* This program is free software; you can redistribute it and/or modify it
|
||||||
|
* under the terms and conditions of the GNU General Public License,
|
||||||
|
* version 2, as published by the Free Software Foundation.
|
||||||
|
*
|
||||||
|
* This program is distributed in the hope it will be useful, but WITHOUT
|
||||||
|
* ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
|
||||||
|
* FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
|
||||||
|
* more details.
|
||||||
|
*/
|
||||||
|
|
||||||
|
#ifndef _SDRAM_PARAM_T210B01_H_
|
||||||
|
#define _SDRAM_PARAM_T210B01_H_
|
||||||
|
|
||||||
|
typedef struct _sdram_params_t210b01_t
|
||||||
|
{
|
||||||
|
/* Specifies the type of memory device */
|
||||||
|
u32 memory_type;
|
||||||
|
|
||||||
|
/* MC/EMC clock source configuration */
|
||||||
|
|
||||||
|
/* Specifies the M value for PllM */
|
||||||
|
u32 pllm_input_divider;
|
||||||
|
/* Specifies the N value for PllM */
|
||||||
|
u32 pllm_feedback_divider;
|
||||||
|
/* Specifies the time to wait for PLLM to lock (in microseconds) */
|
||||||
|
u32 pllm_stable_time;
|
||||||
|
/* Specifies misc. control bits */
|
||||||
|
u32 pllm_setup_control;
|
||||||
|
/* Specifies the P value for PLLM */
|
||||||
|
u32 pllm_post_divider;
|
||||||
|
/* Specifies value for Charge Pump Gain Control */
|
||||||
|
u32 pllm_kcp;
|
||||||
|
/* Specifies VCO gain */
|
||||||
|
u32 pllm_kvco;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare0;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare1;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare2;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare3;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare4;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare5;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare6;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare7;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare8;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare9;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare10;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare11;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare12;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare13;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure0;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure1;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure2;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure3;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure4;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure5;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure6;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure7;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure8;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure9;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure10;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure11;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure12;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure13;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure14;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure15;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure16;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure17;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure18;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure19;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure20;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure21;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure22;
|
||||||
|
/* Spare BCT param */
|
||||||
|
u32 emc_bct_spare_secure23;
|
||||||
|
|
||||||
|
/* Defines EMC_2X_CLK_SRC, EMC_2X_CLK_DIVISOR, EMC_INVERT_DCD */
|
||||||
|
u32 emc_clock_source;
|
||||||
|
u32 emc_clock_source_dll;
|
||||||
|
|
||||||
|
/* Defines possible override for PLLLM_MISC2 */
|
||||||
|
u32 clk_rst_pllm_misc20_override;
|
||||||
|
/* enables override for PLLLM_MISC2 */
|
||||||
|
u32 clk_rst_pllm_misc20_override_enable;
|
||||||
|
/* defines CLK_ENB_MC1 in register clk_rst_controller_clk_enb_w_clr */
|
||||||
|
u32 clear_clock2_mc1;
|
||||||
|
|
||||||
|
/* Auto-calibration of EMC pads */
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_AUTO_CAL_INTERVAL */
|
||||||
|
u32 emc_auto_cal_interval;
|
||||||
|
/*
|
||||||
|
* Specifies the value for EMC_AUTO_CAL_CONFIG
|
||||||
|
* Note: Trigger bits are set by the SDRAM code.
|
||||||
|
*/
|
||||||
|
u32 emc_auto_cal_config;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_AUTO_CAL_CONFIG2 */
|
||||||
|
u32 emc_auto_cal_config2;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_AUTO_CAL_CONFIG3 */
|
||||||
|
u32 emc_auto_cal_config3;
|
||||||
|
u32 emc_auto_cal_config4;
|
||||||
|
u32 emc_auto_cal_config5;
|
||||||
|
u32 emc_auto_cal_config6;
|
||||||
|
u32 emc_auto_cal_config7;
|
||||||
|
u32 emc_auto_cal_config8;
|
||||||
|
u32 emc_auto_cal_config9;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_AUTO_CAL_VREF_SEL_0 */
|
||||||
|
u32 emc_auto_cal_vref_sel0;
|
||||||
|
u32 emc_auto_cal_vref_sel1;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_AUTO_CAL_CHANNEL */
|
||||||
|
u32 emc_auto_cal_channel;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_PMACRO_AUTOCAL_CFG_0 */
|
||||||
|
u32 emc_pmacro_auto_cal_cfg0;
|
||||||
|
u32 emc_pmacro_auto_cal_cfg1;
|
||||||
|
u32 emc_pmacro_auto_cal_cfg2;
|
||||||
|
|
||||||
|
u32 emc_pmacro_rx_term;
|
||||||
|
u32 emc_pmacro_dq_tx_drive;
|
||||||
|
u32 emc_pmacro_ca_tx_drive;
|
||||||
|
u32 emc_pmacro_cmd_tx_drive;
|
||||||
|
u32 emc_pmacro_auto_cal_common;
|
||||||
|
u32 emc_pmacro_zcrtl;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the time for the calibration
|
||||||
|
* to stabilize (in microseconds)
|
||||||
|
*/
|
||||||
|
u32 emc_auto_cal_wait;
|
||||||
|
|
||||||
|
u32 emc_xm2_comp_pad_ctrl;
|
||||||
|
u32 emc_xm2_comp_pad_ctrl2;
|
||||||
|
u32 emc_xm2_comp_pad_ctrl3;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* DRAM size information
|
||||||
|
* Specifies the value for EMC_ADR_CFG
|
||||||
|
*/
|
||||||
|
u32 emc_adr_cfg;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the time to wait after asserting pin
|
||||||
|
* CKE (in microseconds)
|
||||||
|
*/
|
||||||
|
u32 emc_pin_program_wait;
|
||||||
|
/* Specifies the extra delay before/after pin RESET/CKE command */
|
||||||
|
u32 emc_pin_extra_wait;
|
||||||
|
|
||||||
|
u32 emc_pin_gpio_enable;
|
||||||
|
u32 emc_pin_gpio;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the extra delay after the first writing
|
||||||
|
* of EMC_TIMING_CONTROL
|
||||||
|
*/
|
||||||
|
u32 emc_timing_control_wait;
|
||||||
|
|
||||||
|
/* Timing parameters required for the SDRAM */
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_RC */
|
||||||
|
u32 emc_rc;
|
||||||
|
/* Specifies the value for EMC_RFC */
|
||||||
|
u32 emc_rfc;
|
||||||
|
|
||||||
|
u32 emc_rfc_pb;
|
||||||
|
u32 emc_ref_ctrl2;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_RFC_SLR */
|
||||||
|
u32 emc_rfc_slr;
|
||||||
|
/* Specifies the value for EMC_RAS */
|
||||||
|
u32 emc_ras;
|
||||||
|
/* Specifies the value for EMC_RP */
|
||||||
|
u32 emc_rp;
|
||||||
|
/* Specifies the value for EMC_R2R */
|
||||||
|
u32 emc_r2r;
|
||||||
|
/* Specifies the value for EMC_W2W */
|
||||||
|
u32 emc_w2w;
|
||||||
|
/* Specifies the value for EMC_R2W */
|
||||||
|
u32 emc_r2w;
|
||||||
|
/* Specifies the value for EMC_W2R */
|
||||||
|
u32 emc_w2r;
|
||||||
|
/* Specifies the value for EMC_R2P */
|
||||||
|
u32 emc_r2p;
|
||||||
|
/* Specifies the value for EMC_W2P */
|
||||||
|
u32 emc_w2p;
|
||||||
|
/* Specifies the value for EMC_RD_RCD */
|
||||||
|
|
||||||
|
u32 emc_tppd;
|
||||||
|
u32 emc_trtm;
|
||||||
|
u32 emc_twtm;
|
||||||
|
u32 emc_tratm;
|
||||||
|
u32 emc_twatm;
|
||||||
|
u32 emc_tr2ref;
|
||||||
|
u32 emc_ccdmw;
|
||||||
|
|
||||||
|
u32 emc_rd_rcd;
|
||||||
|
/* Specifies the value for EMC_WR_RCD */
|
||||||
|
u32 emc_wr_rcd;
|
||||||
|
/* Specifies the value for EMC_RRD */
|
||||||
|
u32 emc_rrd;
|
||||||
|
/* Specifies the value for EMC_REXT */
|
||||||
|
u32 emc_rext;
|
||||||
|
/* Specifies the value for EMC_WEXT */
|
||||||
|
u32 emc_wext;
|
||||||
|
/* Specifies the value for EMC_WDV */
|
||||||
|
u32 emc_wdv;
|
||||||
|
|
||||||
|
u32 emc_wdv_chk;
|
||||||
|
u32 emc_wsv;
|
||||||
|
u32 emc_wev;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_WDV_MASK */
|
||||||
|
u32 emc_wdv_mask;
|
||||||
|
|
||||||
|
u32 emc_ws_duration;
|
||||||
|
u32 emc_we_duration;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_QUSE */
|
||||||
|
u32 emc_quse;
|
||||||
|
/* Specifies the value for EMC_QUSE_WIDTH */
|
||||||
|
u32 emc_quse_width;
|
||||||
|
/* Specifies the value for EMC_IBDLY */
|
||||||
|
u32 emc_ibdly;
|
||||||
|
|
||||||
|
u32 emc_obdly;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_EINPUT */
|
||||||
|
u32 emc_einput;
|
||||||
|
/* Specifies the value for EMC_EINPUT_DURATION */
|
||||||
|
u32 emc_einput_duration;
|
||||||
|
/* Specifies the value for EMC_PUTERM_EXTRA */
|
||||||
|
u32 emc_puterm_extra;
|
||||||
|
/* Specifies the value for EMC_PUTERM_WIDTH */
|
||||||
|
u32 emc_puterm_width;
|
||||||
|
|
||||||
|
u32 emc_qrst;
|
||||||
|
u32 emc_qsafe;
|
||||||
|
u32 emc_rdv;
|
||||||
|
u32 emc_rdv_mask;
|
||||||
|
|
||||||
|
u32 emc_rdv_early;
|
||||||
|
u32 emc_rdv_early_mask;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_QPOP */
|
||||||
|
u32 emc_qpop;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_REFRESH */
|
||||||
|
u32 emc_refresh;
|
||||||
|
/* Specifies the value for EMC_BURST_REFRESH_NUM */
|
||||||
|
u32 emc_burst_refresh_num;
|
||||||
|
/* Specifies the value for EMC_PRE_REFRESH_REQ_CNT */
|
||||||
|
u32 emc_prerefresh_req_cnt;
|
||||||
|
/* Specifies the value for EMC_PDEX2WR */
|
||||||
|
u32 emc_pdex2wr;
|
||||||
|
/* Specifies the value for EMC_PDEX2RD */
|
||||||
|
u32 emc_pdex2rd;
|
||||||
|
/* Specifies the value for EMC_PCHG2PDEN */
|
||||||
|
u32 emc_pchg2pden;
|
||||||
|
/* Specifies the value for EMC_ACT2PDEN */
|
||||||
|
u32 emc_act2pden;
|
||||||
|
/* Specifies the value for EMC_AR2PDEN */
|
||||||
|
u32 emc_ar2pden;
|
||||||
|
/* Specifies the value for EMC_RW2PDEN */
|
||||||
|
u32 emc_rw2pden;
|
||||||
|
|
||||||
|
u32 emc_cke2pden;
|
||||||
|
u32 emc_pdex2che;
|
||||||
|
u32 emc_pdex2mrr;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_TXSR */
|
||||||
|
u32 emc_txsr;
|
||||||
|
/* Specifies the value for EMC_TXSRDLL */
|
||||||
|
u32 emc_txsr_dll;
|
||||||
|
/* Specifies the value for EMC_TCKE */
|
||||||
|
u32 emc_tcke;
|
||||||
|
/* Specifies the value for EMC_TCKESR */
|
||||||
|
u32 emc_tckesr;
|
||||||
|
/* Specifies the value for EMC_TPD */
|
||||||
|
u32 emc_tpd;
|
||||||
|
/* Specifies the value for EMC_TFAW */
|
||||||
|
u32 emc_tfaw;
|
||||||
|
/* Specifies the value for EMC_TRPAB */
|
||||||
|
u32 emc_trpab;
|
||||||
|
/* Specifies the value for EMC_TCLKSTABLE */
|
||||||
|
u32 emc_tclkstable;
|
||||||
|
/* Specifies the value for EMC_TCLKSTOP */
|
||||||
|
u32 emc_tclkstop;
|
||||||
|
/* Specifies the value for EMC_TREFBW */
|
||||||
|
u32 emc_trefbw;
|
||||||
|
|
||||||
|
/* FBIO configuration values */
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_FBIO_CFG5 */
|
||||||
|
u32 emc_fbio_cfg5;
|
||||||
|
/* Specifies the value for EMC_FBIO_CFG7 */
|
||||||
|
u32 emc_fbio_cfg7;
|
||||||
|
u32 emc_fbio_cfg8;
|
||||||
|
|
||||||
|
/* Command mapping for CMD brick 0 */
|
||||||
|
u32 emc_cmd_mapping_cmd0_0;
|
||||||
|
u32 emc_cmd_mapping_cmd0_1;
|
||||||
|
u32 emc_cmd_mapping_cmd0_2;
|
||||||
|
u32 emc_cmd_mapping_cmd1_0;
|
||||||
|
u32 emc_cmd_mapping_cmd1_1;
|
||||||
|
u32 emc_cmd_mapping_cmd1_2;
|
||||||
|
u32 emc_cmd_mapping_cmd2_0;
|
||||||
|
u32 emc_cmd_mapping_cmd2_1;
|
||||||
|
u32 emc_cmd_mapping_cmd2_2;
|
||||||
|
u32 emc_cmd_mapping_cmd3_0;
|
||||||
|
u32 emc_cmd_mapping_cmd3_1;
|
||||||
|
u32 emc_cmd_mapping_cmd3_2;
|
||||||
|
u32 emc_cmd_mapping_byte;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_FBIO_SPARE */
|
||||||
|
u32 emc_fbio_spare;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_CFG_RSV */
|
||||||
|
u32 emc_cfg_rsv;
|
||||||
|
|
||||||
|
/* MRS command values */
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_MRS */
|
||||||
|
u32 emc_mrs;
|
||||||
|
/* Specifies the MP0 command to initialize mode registers */
|
||||||
|
u32 emc_emrs;
|
||||||
|
/* Specifies the MP2 command to initialize mode registers */
|
||||||
|
u32 emc_emrs2;
|
||||||
|
/* Specifies the MP3 command to initialize mode registers */
|
||||||
|
u32 emc_emrs3;
|
||||||
|
/* Specifies the programming to LPDDR2 Mode Register 1 at cold boot */
|
||||||
|
u32 emc_mrw1;
|
||||||
|
/* Specifies the programming to LPDDR2 Mode Register 2 at cold boot */
|
||||||
|
u32 emc_mrw2;
|
||||||
|
/* Specifies the programming to LPDDR2 Mode Register 3 at cold boot */
|
||||||
|
u32 emc_mrw3;
|
||||||
|
/* Specifies the programming to LPDDR2 Mode Register 11 at cold boot */
|
||||||
|
u32 emc_mrw4;
|
||||||
|
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 3 at cold boot */
|
||||||
|
u32 emc_mrw6;
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 11 at cold boot */
|
||||||
|
u32 emc_mrw8;
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 11 at cold boot */
|
||||||
|
u32 emc_mrw9;
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 12 at cold boot */
|
||||||
|
u32 emc_mrw10;
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 14 at cold boot */
|
||||||
|
u32 emc_mrw12;
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 14 at cold boot */
|
||||||
|
u32 emc_mrw13;
|
||||||
|
/* Specifies the programming to LPDDR4 Mode Register 22 at cold boot */
|
||||||
|
u32 emc_mrw14;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the programming to extra LPDDR2 Mode Register
|
||||||
|
* at cold boot
|
||||||
|
*/
|
||||||
|
u32 emc_mrw_extra;
|
||||||
|
/*
|
||||||
|
* Specifies the programming to extra LPDDR2 Mode Register
|
||||||
|
* at warm boot
|
||||||
|
*/
|
||||||
|
u32 emc_warm_boot_mrw_extra;
|
||||||
|
/*
|
||||||
|
* Specify the enable of extra Mode Register programming at
|
||||||
|
* warm boot
|
||||||
|
*/
|
||||||
|
u32 emc_warm_boot_extramode_reg_write_enable;
|
||||||
|
/*
|
||||||
|
* Specify the enable of extra Mode Register programming at
|
||||||
|
* cold boot
|
||||||
|
*/
|
||||||
|
u32 emc_extramode_reg_write_enable;
|
||||||
|
|
||||||
|
/* Specifies the EMC_MRW reset command value */
|
||||||
|
u32 emc_mrw_reset_command;
|
||||||
|
/* Specifies the EMC Reset wait time (in microseconds) */
|
||||||
|
u32 emc_mrw_reset_ninit_wait;
|
||||||
|
/* Specifies the value for EMC_MRS_WAIT_CNT */
|
||||||
|
u32 emc_mrs_wait_cnt;
|
||||||
|
/* Specifies the value for EMC_MRS_WAIT_CNT2 */
|
||||||
|
u32 emc_mrs_wait_cnt2;
|
||||||
|
|
||||||
|
/* EMC miscellaneous configurations */
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_CFG */
|
||||||
|
u32 emc_cfg;
|
||||||
|
/* Specifies the value for EMC_CFG_2 */
|
||||||
|
u32 emc_cfg2;
|
||||||
|
/* Specifies the pipe bypass controls */
|
||||||
|
u32 emc_cfg_pipe;
|
||||||
|
|
||||||
|
u32 emc_cfg_pipe_clk;
|
||||||
|
u32 emc_fdpd_ctrl_cmd_no_ramp;
|
||||||
|
u32 emc_cfg_update;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_DBG */
|
||||||
|
u32 emc_dbg;
|
||||||
|
|
||||||
|
u32 emc_dbg_write_mux;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_CMDQ */
|
||||||
|
u32 emc_cmd_q;
|
||||||
|
/* Specifies the value for EMC_MC2EMCQ */
|
||||||
|
u32 emc_mc2emc_q;
|
||||||
|
/* Specifies the value for EMC_DYN_SELF_REF_CONTROL */
|
||||||
|
u32 emc_dyn_self_ref_control;
|
||||||
|
|
||||||
|
/* Specifies the value for MEM_INIT_DONE */
|
||||||
|
u32 ahb_arbitration_xbar_ctrl_meminit_done;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_CFG_DIG_DLL */
|
||||||
|
u32 emc_cfg_dig_dll;
|
||||||
|
u32 emc_cfg_dig_dll_1;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_CFG_DIG_DLL_PERIOD */
|
||||||
|
u32 emc_cfg_dig_dll_period;
|
||||||
|
/* Specifies the value of *DEV_SELECTN of various EMC registers */
|
||||||
|
u32 emc_dev_select;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_SEL_DPD_CTRL */
|
||||||
|
u32 emc_sel_dpd_ctrl;
|
||||||
|
|
||||||
|
/* Pads trimmer delays */
|
||||||
|
u32 emc_fdpd_ctrl_dq;
|
||||||
|
u32 emc_fdpd_ctrl_cmd;
|
||||||
|
u32 emc_pmacro_ib_vref_dq_0;
|
||||||
|
u32 emc_pmacro_ib_vref_dq_1;
|
||||||
|
u32 emc_pmacro_ib_vref_dqs_0;
|
||||||
|
u32 emc_pmacro_ib_vref_dqs_1;
|
||||||
|
u32 emc_pmacro_ib_rxrt;
|
||||||
|
u32 emc_cfg_pipe1;
|
||||||
|
u32 emc_cfg_pipe2;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_PMACRO_QUSE_DDLL_RANK0_0 */
|
||||||
|
u32 emc_pmacro_quse_ddll_rank0_0;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank0_1;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank0_2;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank0_3;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank0_4;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank0_5;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank1_0;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank1_1;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank1_2;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank1_3;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank1_4;
|
||||||
|
u32 emc_pmacro_quse_ddll_rank1_5;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank0_0;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank0_1;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank0_2;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank0_3;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank0_4;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank0_5;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank1_0;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank1_1;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank1_2;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank1_3;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank1_4;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dq_rank1_5;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank0_0;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank0_1;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank0_2;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank0_3;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank0_4;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank0_5;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank1_0;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank1_1;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank1_2;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank1_3;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank1_4;
|
||||||
|
u32 emc_pmacro_ob_ddll_long_dqs_rank1_5;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank0_0;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank0_1;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank0_2;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank0_3;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank1_0;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank1_1;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank1_2;
|
||||||
|
u32 emc_pmacro_ib_ddll_long_dqs_rank1_3;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ddll_long_cmd_0;
|
||||||
|
u32 emc_pmacro_ddll_long_cmd_1;
|
||||||
|
u32 emc_pmacro_ddll_long_cmd_2;
|
||||||
|
u32 emc_pmacro_ddll_long_cmd_3;
|
||||||
|
u32 emc_pmacro_ddll_long_cmd_4;
|
||||||
|
u32 emc_pmacro_ddll_short_cmd_0;
|
||||||
|
u32 emc_pmacro_ddll_short_cmd_1;
|
||||||
|
u32 emc_pmacro_ddll_short_cmd_2;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ddll_periodic_offset;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the delay after asserting CKE pin during a WarmBoot0
|
||||||
|
* sequence (in microseconds)
|
||||||
|
*/
|
||||||
|
u32 warm_boot_wait;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_ODT_WRITE */
|
||||||
|
u32 emc_odt_write;
|
||||||
|
|
||||||
|
/* Periodic ZQ calibration */
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the value for EMC_ZCAL_INTERVAL
|
||||||
|
* Value 0 disables ZQ calibration
|
||||||
|
*/
|
||||||
|
u32 emc_zcal_interval;
|
||||||
|
/* Specifies the value for EMC_ZCAL_WAIT_CNT */
|
||||||
|
u32 emc_zcal_wait_cnt;
|
||||||
|
/* Specifies the value for EMC_ZCAL_MRW_CMD */
|
||||||
|
u32 emc_zcal_mrw_cmd;
|
||||||
|
|
||||||
|
/* DRAM initialization sequence flow control */
|
||||||
|
|
||||||
|
/* Specifies the MRS command value for resetting DLL */
|
||||||
|
u32 emc_mrs_reset_dll;
|
||||||
|
/* Specifies the command for ZQ initialization of device 0 */
|
||||||
|
u32 emc_zcal_init_dev0;
|
||||||
|
/* Specifies the command for ZQ initialization of device 1 */
|
||||||
|
u32 emc_zcal_init_dev1;
|
||||||
|
/*
|
||||||
|
* Specifies the wait time after programming a ZQ initialization
|
||||||
|
* command (in microseconds)
|
||||||
|
*/
|
||||||
|
u32 emc_zcal_init_wait;
|
||||||
|
/*
|
||||||
|
* Specifies the enable for ZQ calibration at cold boot [bit 0]
|
||||||
|
* and warm boot [bit 1]
|
||||||
|
*/
|
||||||
|
u32 emc_zcal_warm_cold_boot_enables;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the MRW command to LPDDR2 for ZQ calibration
|
||||||
|
* on warmboot
|
||||||
|
*/
|
||||||
|
/* Is issued to both devices separately */
|
||||||
|
u32 emc_mrw_lpddr2zcal_warm_boot;
|
||||||
|
/*
|
||||||
|
* Specifies the ZQ command to DDR3 for ZQ calibration on warmboot
|
||||||
|
* Is issued to both devices separately
|
||||||
|
*/
|
||||||
|
u32 emc_zqcal_ddr3_warm_boot;
|
||||||
|
|
||||||
|
u32 emc_zqcal_lpddr4_warm_boot;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the wait time for ZQ calibration on warmboot
|
||||||
|
* (in microseconds)
|
||||||
|
*/
|
||||||
|
u32 emc_zcal_warm_boot_wait;
|
||||||
|
/*
|
||||||
|
* Specifies the enable for DRAM Mode Register programming
|
||||||
|
* at warm boot
|
||||||
|
*/
|
||||||
|
u32 emc_mrs_warm_boot_enable;
|
||||||
|
/*
|
||||||
|
* Specifies the wait time after sending an MRS DLL reset command
|
||||||
|
* in microseconds)
|
||||||
|
*/
|
||||||
|
u32 emc_mrs_reset_dll_wait;
|
||||||
|
/* Specifies the extra MRS command to initialize mode registers */
|
||||||
|
u32 emc_mrs_extra;
|
||||||
|
/* Specifies the extra MRS command at warm boot */
|
||||||
|
u32 emc_warm_boot_mrs_extra;
|
||||||
|
/* Specifies the EMRS command to enable the DDR2 DLL */
|
||||||
|
u32 emc_emrs_ddr2_dll_enable;
|
||||||
|
/* Specifies the MRS command to reset the DDR2 DLL */
|
||||||
|
u32 emc_mrs_ddr2_dll_reset;
|
||||||
|
/* Specifies the EMRS command to set OCD calibration */
|
||||||
|
u32 emc_emrs_ddr2_ocd_calib;
|
||||||
|
/*
|
||||||
|
* Specifies the wait between initializing DDR and setting OCD
|
||||||
|
* calibration (in microseconds)
|
||||||
|
*/
|
||||||
|
u32 emc_ddr2_wait;
|
||||||
|
/* Specifies the value for EMC_CLKEN_OVERRIDE */
|
||||||
|
u32 emc_clken_override;
|
||||||
|
/*
|
||||||
|
* Specifies LOG2 of the extra refresh numbers after booting
|
||||||
|
* Program 0 to disable
|
||||||
|
*/
|
||||||
|
u32 emc_extra_refresh_num;
|
||||||
|
/* Specifies the master override for all EMC clocks */
|
||||||
|
u32 emc_clken_override_allwarm_boot;
|
||||||
|
/* Specifies the master override for all MC clocks */
|
||||||
|
u32 mc_clken_override_allwarm_boot;
|
||||||
|
/* Specifies digital dll period, choosing between 4 to 64 ms */
|
||||||
|
u32 emc_cfg_dig_dll_period_warm_boot;
|
||||||
|
|
||||||
|
/* Pad controls */
|
||||||
|
|
||||||
|
/* Specifies the value for PMC_VDDP_SEL */
|
||||||
|
u32 pmc_vddp_sel;
|
||||||
|
/* Specifies the wait time after programming PMC_VDDP_SEL */
|
||||||
|
u32 pmc_vddp_sel_wait;
|
||||||
|
/* Specifies the value for PMC_DDR_CFG */
|
||||||
|
u32 pmc_ddr_cfg;
|
||||||
|
/* Specifies the value for PMC_IO_DPD3_REQ */
|
||||||
|
u32 pmc_io_dpd3_req;
|
||||||
|
/* Specifies the wait time after programming PMC_IO_DPD3_REQ */
|
||||||
|
u32 pmc_io_dpd3_req_wait;
|
||||||
|
|
||||||
|
u32 pmc_io_dpd4_req_wait;
|
||||||
|
|
||||||
|
/* Specifies the value for PMC_REG_SHORT */
|
||||||
|
u32 pmc_reg_short;
|
||||||
|
/* Specifies the value for PMC_NO_IOPOWER */
|
||||||
|
u32 pmc_no_io_power;
|
||||||
|
|
||||||
|
u32 pmc_ddr_ctrl_wait;
|
||||||
|
u32 pmc_ddr_ctrl;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_ACPD_CONTROL */
|
||||||
|
u32 emc_acpd_control;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK0_BYTE0 */
|
||||||
|
u32 emc_swizzle_rank0_byte0;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK0_BYTE1 */
|
||||||
|
u32 emc_swizzle_rank0_byte1;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK0_BYTE2 */
|
||||||
|
u32 emc_swizzle_rank0_byte2;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK0_BYTE3 */
|
||||||
|
u32 emc_swizzle_rank0_byte3;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK1_BYTE0 */
|
||||||
|
u32 emc_swizzle_rank1_byte0;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK1_BYTE1 */
|
||||||
|
u32 emc_swizzle_rank1_byte1;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK1_BYTE2 */
|
||||||
|
u32 emc_swizzle_rank1_byte2;
|
||||||
|
/* Specifies the value for EMC_SWIZZLE_RANK1_BYTE3 */
|
||||||
|
u32 emc_swizzle_rank1_byte3;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_TXDSRVTTGEN */
|
||||||
|
u32 emc_txdsrvttgen;
|
||||||
|
|
||||||
|
/* Specifies the value for EMC_DATA_BRLSHFT_0 */
|
||||||
|
u32 emc_data_brlshft0;
|
||||||
|
u32 emc_data_brlshft1;
|
||||||
|
|
||||||
|
u32 emc_dqs_brlshft0;
|
||||||
|
u32 emc_dqs_brlshft1;
|
||||||
|
|
||||||
|
u32 emc_cmd_brlshft0;
|
||||||
|
u32 emc_cmd_brlshft1;
|
||||||
|
u32 emc_cmd_brlshft2;
|
||||||
|
u32 emc_cmd_brlshft3;
|
||||||
|
|
||||||
|
u32 emc_quse_brlshft0;
|
||||||
|
u32 emc_quse_brlshft1;
|
||||||
|
u32 emc_quse_brlshft2;
|
||||||
|
u32 emc_quse_brlshft3;
|
||||||
|
|
||||||
|
u32 emc_dll_cfg0;
|
||||||
|
u32 emc_dll_cfg1;
|
||||||
|
|
||||||
|
u32 emc_pmc_scratch1;
|
||||||
|
u32 emc_pmc_scratch2;
|
||||||
|
u32 emc_pmc_scratch3;
|
||||||
|
|
||||||
|
u32 emc_pmacro_pad_cfg_ctrl;
|
||||||
|
|
||||||
|
u32 emc_pmacro_vttgen_ctrl0;
|
||||||
|
u32 emc_pmacro_vttgen_ctrl1;
|
||||||
|
u32 emc_pmacro_vttgen_ctrl2;
|
||||||
|
u32 emc_pmacro_dsr_vttgen_ctrl0;
|
||||||
|
u32 emc_pmacro_brick_ctrl_rfu1;
|
||||||
|
u32 emc_pmacro_cmd_brick_ctrl_fdpd;
|
||||||
|
u32 emc_pmacro_brick_ctrl_rfu2;
|
||||||
|
u32 emc_pmacro_data_brick_ctrl_fdpd;
|
||||||
|
u32 emc_pmacro_bg_bias_ctrl0;
|
||||||
|
u32 emc_pmacro_data_pad_rx_ctrl;
|
||||||
|
u32 emc_pmacro_cmd_pad_rx_ctrl;
|
||||||
|
u32 emc_pmacro_data_rx_term_mode;
|
||||||
|
u32 emc_pmacro_cmd_rx_term_mode;
|
||||||
|
u32 emc_pmacro_data_pad_tx_ctrl;
|
||||||
|
u32 emc_pmacro_cmd_pad_tx_ctrl;
|
||||||
|
u32 emc_cfg3;
|
||||||
|
|
||||||
|
u32 emc_pmacro_tx_pwrd0;
|
||||||
|
u32 emc_pmacro_tx_pwrd1;
|
||||||
|
u32 emc_pmacro_tx_pwrd2;
|
||||||
|
u32 emc_pmacro_tx_pwrd3;
|
||||||
|
u32 emc_pmacro_tx_pwrd4;
|
||||||
|
u32 emc_pmacro_tx_pwrd5;
|
||||||
|
|
||||||
|
u32 emc_config_sample_delay;
|
||||||
|
|
||||||
|
u32 emc_pmacro_brick_mapping0;
|
||||||
|
u32 emc_pmacro_brick_mapping1;
|
||||||
|
u32 emc_pmacro_brick_mapping2;
|
||||||
|
|
||||||
|
u32 emc_pmacro_tx_sel_clk_src0;
|
||||||
|
u32 emc_pmacro_tx_sel_clk_src1;
|
||||||
|
u32 emc_pmacro_tx_sel_clk_src2;
|
||||||
|
u32 emc_pmacro_tx_sel_clk_src3;
|
||||||
|
u32 emc_pmacro_tx_sel_clk_src4;
|
||||||
|
u32 emc_pmacro_tx_sel_clk_src5;
|
||||||
|
|
||||||
|
u32 emc_pmacro_perbit_fgcg_ctrl0;
|
||||||
|
u32 emc_pmacro_perbit_fgcg_ctrl1;
|
||||||
|
u32 emc_pmacro_perbit_fgcg_ctrl2;
|
||||||
|
u32 emc_pmacro_perbit_fgcg_ctrl3;
|
||||||
|
u32 emc_pmacro_perbit_fgcg_ctrl4;
|
||||||
|
u32 emc_pmacro_perbit_fgcg_ctrl5;
|
||||||
|
u32 emc_pmacro_perbit_rfu_ctrl0;
|
||||||
|
u32 emc_pmacro_perbit_rfu_ctrl1;
|
||||||
|
u32 emc_pmacro_perbit_rfu_ctrl2;
|
||||||
|
u32 emc_pmacro_perbit_rfu_ctrl3;
|
||||||
|
u32 emc_pmacro_perbit_rfu_ctrl4;
|
||||||
|
u32 emc_pmacro_perbit_rfu_ctrl5;
|
||||||
|
u32 emc_pmacro_perbit_rfu1_ctrl0;
|
||||||
|
u32 emc_pmacro_perbit_rfu1_ctrl1;
|
||||||
|
u32 emc_pmacro_perbit_rfu1_ctrl2;
|
||||||
|
u32 emc_pmacro_perbit_rfu1_ctrl3;
|
||||||
|
u32 emc_pmacro_perbit_rfu1_ctrl4;
|
||||||
|
u32 emc_pmacro_perbit_rfu1_ctrl5;
|
||||||
|
|
||||||
|
u32 emc_pmacro_data_pi_ctrl;
|
||||||
|
u32 emc_pmacro_cmd_pi_ctrl;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ddll_bypass;
|
||||||
|
|
||||||
|
u32 emc_pmacro_ddll_pwrd0;
|
||||||
|
u32 emc_pmacro_ddll_pwrd1;
|
||||||
|
u32 emc_pmacro_ddll_pwrd2;
|
||||||
|
|
||||||
|
u32 emc_pmacro_cmd_ctrl0;
|
||||||
|
u32 emc_pmacro_cmd_ctrl1;
|
||||||
|
u32 emc_pmacro_cmd_ctrl2;
|
||||||
|
|
||||||
|
/* DRAM size information */
|
||||||
|
|
||||||
|
/* Specifies the value for MC_EMEM_ADR_CFG */
|
||||||
|
u32 mc_emem_adr_cfg;
|
||||||
|
/* Specifies the value for MC_EMEM_ADR_CFG_DEV0 */
|
||||||
|
u32 mc_emem_adr_cfg_dev0;
|
||||||
|
/* Specifies the value for MC_EMEM_ADR_CFG_DEV1 */
|
||||||
|
u32 mc_emem_adr_cfg_dev1;
|
||||||
|
|
||||||
|
u32 mc_emem_adr_cfg_channel_mask;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_EMEM_BANK_SWIZZLE_CFG0 */
|
||||||
|
u32 mc_emem_adr_cfg_bank_mask0;
|
||||||
|
/* Specifies the value for MC_EMEM_BANK_SWIZZLE_CFG1 */
|
||||||
|
u32 mc_emem_adr_cfg_bank_mask1;
|
||||||
|
/* Specifies the value for MC_EMEM_BANK_SWIZZLE_CFG2 */
|
||||||
|
u32 mc_emem_adr_cfg_bank_mask2;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Specifies the value for MC_EMEM_CFG which holds the external memory
|
||||||
|
* size (in KBytes)
|
||||||
|
*/
|
||||||
|
u32 mc_emem_cfg;
|
||||||
|
|
||||||
|
/* MC arbitration configuration */
|
||||||
|
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_CFG */
|
||||||
|
u32 mc_emem_arb_cfg;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_OUTSTANDING_REQ */
|
||||||
|
u32 mc_emem_arb_outstanding_req;
|
||||||
|
|
||||||
|
u32 emc_emem_arb_refpb_hp_ctrl;
|
||||||
|
u32 emc_emem_arb_refpb_bank_ctrl;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_RCD */
|
||||||
|
u32 mc_emem_arb_timing_rcd;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_RP */
|
||||||
|
u32 mc_emem_arb_timing_rp;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_RC */
|
||||||
|
u32 mc_emem_arb_timing_rc;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_RAS */
|
||||||
|
u32 mc_emem_arb_timing_ras;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_FAW */
|
||||||
|
u32 mc_emem_arb_timing_faw;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_RRD */
|
||||||
|
u32 mc_emem_arb_timing_rrd;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_RAP2PRE */
|
||||||
|
u32 mc_emem_arb_timing_rap2pre;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_WAP2PRE */
|
||||||
|
u32 mc_emem_arb_timing_wap2pre;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_R2R */
|
||||||
|
u32 mc_emem_arb_timing_r2r;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_W2W */
|
||||||
|
u32 mc_emem_arb_timing_w2w;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_R2W */
|
||||||
|
u32 mc_emem_arb_timing_r2w;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_TIMING_W2R */
|
||||||
|
u32 mc_emem_arb_timing_w2r;
|
||||||
|
|
||||||
|
u32 mc_emem_arb_timing_rfcpb;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_DA_TURNS */
|
||||||
|
u32 mc_emem_arb_da_turns;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_DA_COVERS */
|
||||||
|
u32 mc_emem_arb_da_covers;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_MISC0 */
|
||||||
|
u32 mc_emem_arb_misc0;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_MISC1 */
|
||||||
|
u32 mc_emem_arb_misc1;
|
||||||
|
u32 mc_emem_arb_misc2;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_RING1_THROTTLE */
|
||||||
|
u32 mc_emem_arb_ring1_throttle;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_OVERRIDE */
|
||||||
|
u32 mc_emem_arb_override;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_OVERRIDE_1 */
|
||||||
|
u32 mc_emem_arb_override1;
|
||||||
|
/* Specifies the value for MC_EMEM_ARB_RSV */
|
||||||
|
u32 mc_emem_arb_rsv;
|
||||||
|
|
||||||
|
u32 mc_da_cfg0;
|
||||||
|
u32 mc_emem_arb_timing_ccdmw;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_CLKEN_OVERRIDE */
|
||||||
|
u32 mc_clken_override;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_STAT_CONTROL */
|
||||||
|
u32 mc_stat_control;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_BOM */
|
||||||
|
u32 mc_video_protect_bom;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_BOM_ADR_HI */
|
||||||
|
u32 mc_video_protect_bom_adr_hi;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_SIZE_MB */
|
||||||
|
u32 mc_video_protect_size_mb;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_VPR_OVERRIDE */
|
||||||
|
u32 mc_video_protect_vpr_override;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_VPR_OVERRIDE1 */
|
||||||
|
u32 mc_video_protect_vpr_override1;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_GPU_OVERRIDE_0 */
|
||||||
|
u32 mc_video_protect_gpu_override0;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_GPU_OVERRIDE_1 */
|
||||||
|
u32 mc_video_protect_gpu_override1;
|
||||||
|
/* Specifies the value for MC_SEC_CARVEOUT_BOM */
|
||||||
|
u32 mc_sec_carveout_bom;
|
||||||
|
/* Specifies the value for MC_SEC_CARVEOUT_ADR_HI */
|
||||||
|
u32 mc_sec_carveout_adr_hi;
|
||||||
|
/* Specifies the value for MC_SEC_CARVEOUT_SIZE_MB */
|
||||||
|
u32 mc_sec_carveout_size_mb;
|
||||||
|
/* Specifies the value for MC_VIDEO_PROTECT_REG_CTRL.VIDEO_PROTECT_WRITE_ACCESS */
|
||||||
|
u32 mc_video_protect_write_access;
|
||||||
|
/* Specifies the value for MC_SEC_CARVEOUT_REG_CTRL.SEC_CARVEOUT_WRITE_ACCESS */
|
||||||
|
u32 mc_sec_carveout_protect_write_access;
|
||||||
|
|
||||||
|
u32 mc_generalized_carveout1_bom;
|
||||||
|
u32 mc_generalized_carveout1_bom_hi;
|
||||||
|
u32 mc_generalized_carveout1_size_128kb;
|
||||||
|
u32 mc_generalized_carveout1_access0;
|
||||||
|
u32 mc_generalized_carveout1_access1;
|
||||||
|
u32 mc_generalized_carveout1_access2;
|
||||||
|
u32 mc_generalized_carveout1_access3;
|
||||||
|
u32 mc_generalized_carveout1_access4;
|
||||||
|
u32 mc_generalized_carveout1_force_internal_access0;
|
||||||
|
u32 mc_generalized_carveout1_force_internal_access1;
|
||||||
|
u32 mc_generalized_carveout1_force_internal_access2;
|
||||||
|
u32 mc_generalized_carveout1_force_internal_access3;
|
||||||
|
u32 mc_generalized_carveout1_force_internal_access4;
|
||||||
|
u32 mc_generalized_carveout1_cfg0;
|
||||||
|
|
||||||
|
u32 mc_generalized_carveout2_bom;
|
||||||
|
u32 mc_generalized_carveout2_bom_hi;
|
||||||
|
u32 mc_generalized_carveout2_size_128kb;
|
||||||
|
u32 mc_generalized_carveout2_access0;
|
||||||
|
u32 mc_generalized_carveout2_access1;
|
||||||
|
u32 mc_generalized_carveout2_access2;
|
||||||
|
u32 mc_generalized_carveout2_access3;
|
||||||
|
u32 mc_generalized_carveout2_access4;
|
||||||
|
u32 mc_generalized_carveout2_force_internal_access0;
|
||||||
|
u32 mc_generalized_carveout2_force_internal_access1;
|
||||||
|
u32 mc_generalized_carveout2_force_internal_access2;
|
||||||
|
u32 mc_generalized_carveout2_force_internal_access3;
|
||||||
|
u32 mc_generalized_carveout2_force_internal_access4;
|
||||||
|
u32 mc_generalized_carveout2_cfg0;
|
||||||
|
|
||||||
|
u32 mc_generalized_carveout3_bom;
|
||||||
|
u32 mc_generalized_carveout3_bom_hi;
|
||||||
|
u32 mc_generalized_carveout3_size_128kb;
|
||||||
|
u32 mc_generalized_carveout3_access0;
|
||||||
|
u32 mc_generalized_carveout3_access1;
|
||||||
|
u32 mc_generalized_carveout3_access2;
|
||||||
|
u32 mc_generalized_carveout3_access3;
|
||||||
|
u32 mc_generalized_carveout3_access4;
|
||||||
|
u32 mc_generalized_carveout3_force_internal_access0;
|
||||||
|
u32 mc_generalized_carveout3_force_internal_access1;
|
||||||
|
u32 mc_generalized_carveout3_force_internal_access2;
|
||||||
|
u32 mc_generalized_carveout3_force_internal_access3;
|
||||||
|
u32 mc_generalized_carveout3_force_internal_access4;
|
||||||
|
u32 mc_generalized_carveout3_cfg0;
|
||||||
|
|
||||||
|
u32 mc_generalized_carveout4_bom;
|
||||||
|
u32 mc_generalized_carveout4_bom_hi;
|
||||||
|
u32 mc_generalized_carveout4_size_128kb;
|
||||||
|
u32 mc_generalized_carveout4_access0;
|
||||||
|
u32 mc_generalized_carveout4_access1;
|
||||||
|
u32 mc_generalized_carveout4_access2;
|
||||||
|
u32 mc_generalized_carveout4_access3;
|
||||||
|
u32 mc_generalized_carveout4_access4;
|
||||||
|
u32 mc_generalized_carveout4_force_internal_access0;
|
||||||
|
u32 mc_generalized_carveout4_force_internal_access1;
|
||||||
|
u32 mc_generalized_carveout4_force_internal_access2;
|
||||||
|
u32 mc_generalized_carveout4_force_internal_access3;
|
||||||
|
u32 mc_generalized_carveout4_force_internal_access4;
|
||||||
|
u32 mc_generalized_carveout4_cfg0;
|
||||||
|
|
||||||
|
u32 mc_generalized_carveout5_bom;
|
||||||
|
u32 mc_generalized_carveout5_bom_hi;
|
||||||
|
u32 mc_generalized_carveout5_size_128kb;
|
||||||
|
u32 mc_generalized_carveout5_access0;
|
||||||
|
u32 mc_generalized_carveout5_access1;
|
||||||
|
u32 mc_generalized_carveout5_access2;
|
||||||
|
u32 mc_generalized_carveout5_access3;
|
||||||
|
u32 mc_generalized_carveout5_access4;
|
||||||
|
u32 mc_generalized_carveout5_force_internal_access0;
|
||||||
|
u32 mc_generalized_carveout5_force_internal_access1;
|
||||||
|
u32 mc_generalized_carveout5_force_internal_access2;
|
||||||
|
u32 mc_generalized_carveout5_force_internal_access3;
|
||||||
|
u32 mc_generalized_carveout5_force_internal_access4;
|
||||||
|
u32 mc_generalized_carveout5_cfg0;
|
||||||
|
|
||||||
|
/* Specifies enable for CA training */
|
||||||
|
u32 emc_ca_training_enable;
|
||||||
|
/* Set if bit 6 select is greater than bit 7 select; uses aremc.spec packet SWIZZLE_BIT6_GT_BIT7 */
|
||||||
|
u32 swizzle_rank_byte_encode;
|
||||||
|
/* Specifies enable and offset for patched boot rom write */
|
||||||
|
u32 boot_rom_patch_control;
|
||||||
|
/* Specifies data for patched boot rom write */
|
||||||
|
u32 boot_rom_patch_data;
|
||||||
|
|
||||||
|
/* Specifies the value for MC_MTS_CARVEOUT_BOM */
|
||||||
|
u32 mc_mts_carveout_bom;
|
||||||
|
/* Specifies the value for MC_MTS_CARVEOUT_ADR_HI */
|
||||||
|
u32 mc_mts_carveout_adr_hi;
|
||||||
|
/* Specifies the value for MC_MTS_CARVEOUT_SIZE_MB */
|
||||||
|
u32 mc_mts_carveout_size_mb;
|
||||||
|
/* Specifies the value for MC_MTS_CARVEOUT_REG_CTRL */
|
||||||
|
u32 mc_mts_carveout_reg_ctrl;
|
||||||
|
|
||||||
|
/* Specifies the clients that are allowed to access untranslated memory */
|
||||||
|
u32 mc_untranslated_region_check;
|
||||||
|
|
||||||
|
/* Just a place holder for special usage when there is no BCT for certain registers */
|
||||||
|
u32 bct_na;
|
||||||
|
} sdram_params_t210b01_t;
|
||||||
|
|
||||||
|
#endif
|
Loading…
Reference in a new issue